数字电路-四位二进制乘法器课程设计报告完整版!!可以直接用的。
2021-06-09 10:45:45 281KB 二进制乘法器 数字电路
1
(2)构成16以内的任意进制加法计数器:  ① 设计思想:利用脉冲反馈法 用S0,S1,S2…,SM…SN表示输入0,1,2,…,N个计数脉冲CP时计数器的状态。  SM可以为S0,但需小于SN。   对于异步置数:在输入第N个计数脉冲CP后,通过控制电路,利用状态SN产生一个有效置数信号,送给异步置数端,使计数器立刻返回到初始的预置数状态SM,即实现了SM~SN-1计数。   对于同步置数:在输入第N-1个计数脉冲CP时,利用状态SN-1产生一个有效置数信号,送给同步置数控制端,等到输入第N个计数脉冲CP时,计数器返回到初始的预置数状态SM,从而实现SM~SN-1计数。
2021-05-19 13:49:16 343KB 74ls161 同步四位二进制计数器
1
除法器可以直接改变范围变换多位除法器,可以在数码管显示输入输出的数值!
2019-12-21 21:53:03 851B VHDL;除法器
1
数字系统综合设计,实现四位二进制数逻辑运算和算术运算!
2019-12-21 19:37:48 256KB 算术运算 逻辑运算
1