基于VHDL的计价器设计,包含原理图、电路图、模拟图等,可实现单价、路程、时间、显示模式的相互转换。
2021-12-17 16:25:04 4.71MB 计价器 设计
1
出租车计价器设计
2021-11-29 09:05:04 67KB LabVIEW
1
基于单片机的出租车计价器设计(附源程序).doc
2021-09-25 12:02:07 323KB 文档
出租车车轮转动一圈产生一个脉冲信号,使用51单片机,采集脉冲信号,计算行驶里程,然后按照分段计费方式,产生费用,在数码管中显示里程数和应付金额.
2021-09-16 11:20:21 291KB 51单片机 定时器 动态数码管显示 PWM
1
基于51单片机的出租车计价器设计-论文.zip
2021-08-18 18:04:52 371KB 论文
多功能出租车计价器设计资料全套设计及说明材料
2021-08-07 13:03:01 242KB 计价器
课程设计_基于java出租车计价器设计与实现(源码+PPT+视频+软件+论文)
2021-08-03 17:06:19 8.82MB java 课程设计 作业
设计要求:设计一个出租车计价器。该计价器的计费系统:行程 3公里内,且等待累计时间2分钟内,起步费为10元;3公里外以每公里1.6元计费,等待累计时间2分钟外以每分钟以1.5元计费,并能显示行驶公里数、等待累计时间、总费用。设计有分频模块,控制模块,计量模块,译码模块, 显示模块。 本文档中详述了基于FPGA的出租车计价器设计,所用语言是Verilog,开发环境是 Xilinx 14.6,其中包括各个模块的完整代码及解释。
2021-07-01 08:38:00 1.04MB 出租车计价器 FPGA Sparten6 LXS45
1
使用atmega16作为主控芯片,通过74ls165搭成4*4键盘做输入,由LCD12864做显示,设计的出租车计价器系统。
2021-06-19 16:58:13 354KB ATmega16
1
基于单片机的出租车计价器设计(附源程序)