该工程源码是通过了modelsim和ISE仿真调试的,主要功能是在FPGA环境下实现了AES256位密钥加解密。
2019-12-21 20:30:38 30KB FPGA ISE AES 加密
1
ISE 13.3 license 及 安装方法
2019-12-21 20:25:49 5KB ISE 13.3 license
1
Xilinx ISE14.7破解文件和步骤已测可用,软件本体官网可免费下载。
2019-12-21 20:25:08 5KB ISE 14.7 Xilinx
1
实测亲测xilinx fpga uart 串口rs232例子实例工程,ISE打包工程,不出错发送接收数据测试,无状态机,节省资源3根线串口,可以学习rs232串口和倍频ip core用法,字节编写,用verilog编写 基于一个xilinx的学习板子,具体io配置请看工程,测试内容内容是 pc 用 uart rs232发一个字节到fpga,fpga收到之后马上把字节加1发回给pc,uart的波特率是50m时钟,用到了ise的pll倍频,可以学习pll用法,uart 的 verilog 代码没有用到状态机,只用到txd,rxd,gnd这3根最基本的串口通讯线,极大的简化了fpga资源。整个工程打包,方便大家下载到之后可以马上用,相信对初学xilinx fpga 或者 ip cone用法的初学者来说,学习很用帮助。
2019-12-21 20:21:43 503KB uart串口 rs232 ise工程 实测亲测
1
FPGA等精度测频法 ISE下verilog实现
2019-12-21 20:13:39 1.47MB FPGA 等精度测频法
1
此工程是Verilog编写的运动计时器,数码管显示计时时间,有暂停和清零的功能 烧写到板子里好用
2019-12-21 20:13:33 740KB Verilog 运动计时器 ISE平台
1
介绍基于Verolog语言的测试平台建立方法
2019-12-21 20:10:07 335KB FPGA ISE XILINX 仿真
1
xilinx ise 14.7 license 亲测可用
2019-12-21 20:09:42 5KB xilinx ise 14.7 license
1
官方给的ddr3测试程序长达万行,有木有很痛苦的感觉?来来来,这个测试接口只有300行左右,实现了顺序写入及顺序读出,可以让你在半个小时之内了解具体的实现方法,本程序在ml605及ise14.4的ddr 3.92上验证过,可以正常读写,但仍然有bug,只是提供一个思路哈,我也在努力继续改进。
2019-12-21 20:07:47 7KB xilinx ise ddr3 verilog
1
根据全国大学生电子设计竞赛题目《简易数字频率计》的要求设计,测量范围0-1Mhz ,测量精度满足题目中要求, 所用开发板为 xilinx spartan 3ES。具体设计过程可以参考博客 。http://blog.csdn.net/li200503028
2019-12-21 20:07:30 1.31MB 频率计 FPGA verilog
1