锁相环频率合成器的设计与实物图的链接,以及仿真。
2021-11-11 17:45:31 1.08MB 锁相环 频率合成
1
锁相环的典型应用,实现X波段的线性扫频源 看看有用
2021-11-11 15:39:09 569KB HMC703
1
使用语言Verilog,用Quartus II实现数字锁相环电路!
2021-11-08 21:19:57 627KB 数字锁相环
1
关于制作锁相环的资料有兴趣的可以看看。。。。
2021-11-08 20:02:37 1.17MB ds1302 mb1504 锁相环
1
dpll设计代码及基本原理,深入理解锁相环的工作原理,并提供代码
2021-11-08 14:51:32 990B pll
1
绍了一种超宽带雷达信号波形产生器的设计与实现,信号由DDS+PLL+混频器产生。该产生器采用高性能数字锁相环芯片Q3236、压控振荡器Q3500-0916T和混频器IAM-81008构成核心单元,利用新型低频和超带宽带通滤波器完成超宽带雷达信号。这种超宽带雷达信号的实现对提高现有雷达的性能以及研制新一代高性能雷达都具有重要意义。
2021-11-05 16:40:09 149KB 超宽带 直接数字合成 锁相环 混频器
1
本资源包含小数pllsimulink电路,其中包括PFD DSM调制器 电荷泵,多磨分频器等等。详细设计见专栏中锁相环simulink仿真
2021-11-05 09:50:16 35KB matlab simulink
1
基于matlab的同步锁相环解调fsk的仿真实验,看了就懂
2021-11-04 19:46:57 35KB 同步 锁相环 matlab
1
近年来,随着电力电子器件技术的发展,电力电子设备得到了广泛的应用,但电力电子器件导致的谐波含量对电网的污染也越来越重。对电网的安全稳定运行造成了很大的隐患。目前有源电力滤波器(APF)技术的应用为谐波抑制提供了一种非常有效的方法,但实际工作时普遍采用DSP作为核心控制器件的方法存在着锁相不准确、输出时序不同步等问题。提出了一种基于电压信号进行补偿的方法,有效解决了锁相、不同步等问题。
2021-11-04 15:56:30 499KB 谐波抑制 锁相 电力电子器件
1
理想积分滤波器二阶环带宽的讨论 环路的3dB带宽与环路增益和滤波器的时间常数密切相关。增大滤波器的时间常数,减小环路增益可以使环路3dB带宽很小。
2021-11-04 14:57:59 3.89MB 锁相环
1