本文简要介绍了在FPGA中实现全数字锁相环(DPLL)的原理与方法,以解决在同步串行数据通信时的同步时钟不稳定时的快速恢复问题; 并重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。
2024-03-01 15:29:03 81KB DPLL FPGA 数字环路滤波器 时钟恢复
1
一种基于FPGA的三相锁相环设计方法,汪志勇,舒泽亮,提出了一种可编程逻辑门阵列(FPGA)实现锁相环的设计方法。介绍了包括鉴相器(PD)、环路滤波器(Loop Filter)和压控振荡器(VCO)等在内的锁相�
2024-03-01 15:20:34 542KB 首发论文
1
部分重配置允许设计者在系统运行过程中修改功能,而无需全面重新配置和重新建立连接,极大地提高了 FPGA 的灵活性。通过分时功能减少了 FPGA 的尺寸和数量(即成本) ;通过按需加载功能降低了动态功耗;通过时分多路复用设计功能提高解决方案的灵活性 。使用部分重配置可以让设计人员采用更少或更小的器件,从而降低功耗并提高系统的可升级性。 随时按需加载功能,更有效利用芯片。
2024-03-01 14:21:29 10.67MB 动态重配置
1
在空间太阳望远镜的在轨高速数据处理中,运算时间是影响系统性能的重要环节之一。利用FPGA丰富的逻辑单元实现快速傅里叶变换(FFT),解决 了在轨实时大数据量图像处理与航天级DSP运算速度不足之间的矛盾;利用溢出监测移位结构解决了定点运算的动态范围问题。经过实验验证,各项指标均达到了设计要求。
2024-03-01 10:00:10 95KB FFT FPGA 蝶形运算 技术应用
1
关于傅里叶变换,这么一个神奇的变换,其基本原理和应用在教科书、网络上漫天飞舞,这里就不赘述了,以免有凑字数的嫌疑。前面的例子我们已经使用Matlab和Vivado的FFT IP核进行了初步的验证,掌握的FFT/IFFT IP核的脾气,那么接下来我们要玩点真的了,基于我们STAR/SF-AT7板采集到的MT9V034图像,我们要进行每个行的FFT和IFFT变换,当然,生成的FFT结果我们可以进行必要的滤波,然后再进行IFFT查看滤波效果。
2024-03-01 09:58:10 564KB FPGA FFT滤波处理
1
随着科学技术的不断发展,工业生产也逐渐由人力向机器自动化转变。机器视觉检测系统作为工业自动化领域的重要分支之一,其结构可分为图像采集系统以及机械系统。其中图像采集系统所采集到的图像质量会直接影响着检测的效率与质量,目前国外在这个方面的研究较多,国内在这些方面的研究和国外相比还有一定的差距。为了提升图像采集系统的应用范围以及精确度,本课题设计了以FPGA为控制核心的图像采集系统。本实验室原有的图像采集系统多针对非接触式测量设计,且采用的都是黑白线阵CCD,因而在扫描方面的使用范围上就有诸多的限制。故本文的目的是设计一种以彩色线阵CCD作为图像传感器的图像采集系统。该系统不仅能应用于非接触式测量,还能用于诸多的扫描检测场景中。在系统设计过程中,首先设计了系统的整体方案,并将整个系统划分为图像采集模块、数模转换模块、主控模块、电源模块以及数据输出模块。在分析每个模块的具体需求的基础上,对主要芯片进行了选型,如采用TCD2252D作为图像传感器,AD9822作为AD转换芯片,EP4CE6E22C8N作为主控芯片。此后,根据元器件的特性以及电路原理对各个模块的具体电路进行了设计,并根据PCB的设计原则以及元器件的封装信息设计并制作了系统的电路板。软件方面,在Quartus II环境下,使用Verilog HDL语言编写了CCD驱动、AD驱动、AD配置,并对FIFO进行了配置,使用modelsim对系统软件进行了仿真调试。通过硬件及软件的设计,基本完成了图像采集系统的设计。将系统软件下载到电路板中,用示波器观察到了稳定的输出信号,说明本系统的软硬件设计无误,系统能够稳定的工作,达到了设计目的。
2024-03-01 09:51:52 2.48MB FPGA 图像采集
1
本论文主要介绍了FPGA及其浮点性能和设计流程,以及OpenCL的使用,高性能理想的算法是CHolesky分解,要活得的合理的结果总是要求浮点数值表示,FPGA更适合解决数据规模较小的问题,因此要优化实现复数浮点数的计算。
2024-03-01 09:48:41 298KB FPGA 复数浮点计算 FFT算法
1
设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
2024-03-01 09:47:26 407KB FPGA
1
在某FPGA系统中,对电源系统进行调试,在同样的测试条件下,发现其中有一块板相对其它的板功耗总偏大,进而对其进行调试分析。
2024-03-01 08:39:47 48KB FPGA
1
通过ov5640拍摄图像,存储与sdram,再从sdram种读取并显示
2024-02-29 21:40:42 8.79MB
1