此程序时先在FPGA中定制一个RAM,然后单片机控制时序,先将数据写进去,然后读出来,验证数据是否是对的。
2021-05-05 22:22:11 399KB FPGA 定制RAM
1
基于quartus 的FPGA的IP核RAM的设计和调用。文件夹内有prj,rtl,ipcore,testbench几个主要的文件夹。
2021-04-30 16:44:25 11.15MB verilog ram modlesim
1
Protues仿真实例-51单片机-RAM扩展练习.rar
能用于小ram单片机的压缩算法,都用vscode跑通了,其中gzip需要ram太大没在单片机上运行,其他几种都运行过,都好用
2021-04-26 19:02:42 405KB 压缩算法
1
华中科技大学计算机组成原理实验,EduCoder平台存储系统设计实验,1,2,3,5关可直接通关,中国大学mooc里面可以搜到logisim教程哦。
1
本文介绍了基于单片机80C31为控制器的16×128LED点阵显示屏系统的设计以及利用62256芯片对单片机进行数据存储器RAM扩展。通过80C31芯片控制两个列驱动器74HC595和八个行驱动器74HC595来驱动显示屏显示。利用单片机控制LED逐列动态扫描以及用移位寄存器控制LED列显示的方法来实现对LED点阵的每一个选中的像素单元的显示。该电子显示屏全屏能显示8个汉字,采用32块8×8点阵LED显示模块来组成一个16×128点阵显示模式。本次设计采用汇编语言,通过使用Proteus8.6软件对设计方案的硬件原理图接线,以及编程调试之后,得到的设计结果符合实验要求,能够使LED点阵屏显示一首完整的古诗且循环滚动显示,设计思路比较合理。
1
基于Xilinx spartan6 lx9的片内block ram读写测试; 包含ip核的例化,读写测试数据的写入读出 真双口模式,读写设置为no change; 对不同地址边读边写;
2021-04-18 21:36:00 5.57MB fpga verilog
1
以我自己的实际应用的片子(Xilinx最具性价比的Spartan-3E系列XC3S500E)为例详细介绍一下双口RAM的IP核配置流程,说到这里还不得不提一个有意思的事,Xilinx的双口RAM是真的双口RAM,而Altera的双口RAM则是两片RAM背靠背模拟实现的,不过Xilinx内部的时钟管理是DLL而Altera是PLL,其实相比较来说我还是喜欢用PLL(习惯了)。
2021-04-15 19:29:56 810KB xilinx FPGA 内部双口 RAM
1
Proteus8086最小系统的256KRAM电路图 本资源仅作个人学习使用,严禁未经本人许可以任何方式在其他平台传播或使用
2021-04-15 14:03:14 97KB 仿真 8086 RAM 图片
1
Proteus搭建的8086最小系统的256KRAM电路图源文件 本资源仅作个人学习使用,严禁未经本人许可以任何方式在任何其他平台传播或使用本资源!
2021-04-15 14:03:06 109KB proteus 8086 256K8位RAM 仿真文件