差分LVDS信号标准,详细描述了LVDS信号的内部结构,链路要求及PCB布局布线要求。
2020-01-03 11:35:43 5.75MB LVDS
1
ICN6202为mipi转LVDS芯片,笔者已经在高通平台上成功批量使用,效果不错,值得向大家推荐
2019-12-21 22:05:32 3.24MB mipi,lvds
1
FPGA实现LVDS信号输出 LCD 控制器 verilog。 FPGA实现LVDS信号输出,可输出所需要的RGB等画面,LVDS是单通道输出 verilog 控制24寸TFT FPGA LVDS LCD verilog TFT
2019-12-21 22:04:51 2.81MB FPGA LVDS LCD verilo
1
差分时钟接口详解,包括LVDS,LVPECL,HCSL,CML等接口类型
2019-12-21 21:56:52 675KB 时钟
1
ICN6202是一颗将MIPI信号转换为LVDS信号的一颗芯片,是由集创北方开发的IC
2019-12-21 21:55:47 3.87MB ICN6202
1
特权同学图书《Xilinx FPGA伴你玩转USB3.0与LVDS》扫描版。 编辑推荐 (1)《Xilinx FPGA伴你玩转USB3.0与LVDS》基于Xilinx Artix-7 FPGA LVDS USB 3.0的硬件开发平台,提供有丰富的例程讲解:从基础的FPGA入门实例到基于FPGA的UART、DDR3、LVDS、USB 3.0传输实例。(2)《Xilinx FPGA伴你玩转USB3.0与LVDS》提供一站式入门学习方案:板级设计、软件工具和相关驱动安装、丰富的例程讲解,让读者快速掌握FPGA各种片内资源的应用以及接口时序的设计。 内容简介 本书主要使用Xilinx公司的Artix7 FPGA器件(引出自带的LVDS接口)和Cypress公司的USB 3.0控制器芯片FX3,以及一些常见的DDR3存储器、UART电路、扩展接口等,由浅入深地引领读者从板级设计、软件工具、相关驱动安装到基础的FPGA实例,从基于FPGA的UART、DDR3、USB 3.0、LVDS传输实例入手,掌握FPGA各种片内资源的应用以及接口时序的设计。 本书基于特定的FPGA开发平台,既有足够的理论知识深度进行支撑,也有丰富的例程进行实践讲解,并且穿插着笔者多年FPGA学习和开发过程中的各种经验和技巧。对于希望基于FPGA实现USB 3.0和LVDS开发的工程师,本书提供的很多实例都是很好的参考原型,可以帮助其实现快速系统原型的开发。 目  录 Contents 目录 第1章FPGA、USB与LVDS概述 1.1FPGA发展概述 1.2FPGA的优势 1.3FPGA应用领域 1.4FPGA开发流程 1.5USB接口概述 1.6LVDS接口概述 第2章实验平台板级电路详解 2.1板级电路整体架构 2.2电源电路 2.3FPGA时钟与复位电路 2.3.1FPGA时钟晶振电路 2.3.2FPGA复位电路 2.4FPGA配置电路 2.5FPGA供电电路 2.6DDR3芯片电路 2.7UART芯片电路 2.8LVDS接口电路 2.9USB 3.0控制器FX3电路 2.10其他接口电路 2.11FPGA引脚定义 第3章软件安装与配置 3.1Xilinx账户注册与Vivado软件下载 3.1.1Xilinx账户注册 3.1.2Vivado下载 3.2Vivado安装与免费License申请 3.2.1Vivado安装 3.2.2免费License申请 3.3文本编辑器Notepad 安装 3.4Vivado中使用Notepad 的关联设置 3.5串口芯片驱动安装 3.5.1驱动安装 3.5.2设备识别 3.6USB 3.0控制器FX3的SDK安装 3.7USB 3.0控制器FX3的驱动安装 3.7.1PC与开发板的USB 3.0连接 3.7.2PC与USB连接 3.7.3USB 3.0控制器FX3驱动安装 Xilinx FPGA伴你玩转USB 3.0与LVDS 第4章第一个例程与FPGA的下载配置 4.1流水灯实例 4.1.1功能概述 4.1.2新建Vivado工程 4.1.3创建工程源码、约束和仿真文件 4.1.4功能仿真 4.1.5编译 4.2Xilinx 7系列FPGA配置概述 4.2.1不同配置模式的选择 4.2.2FPGA配置比特流的大小 4.2.3FPGA加载配置方式选择 4.2.4配置引脚功能定义 4.3XADC温度监控界面 4.4bit文件的FPGA在线烧录 4.5mcs文件的QSPI Flash固化 4.5.1FPGA配置设置选项 4.5.2生成mcs文件 4.5.3下载mcs件 第5章基础外设实例 5.1拨码开关的LED控制实例 5.2PLL配置实例 5.3用户自定义IP核 5.3.1创建IP核 5.3.2移植IP核 5.3.3配置、例化IP核 5.4UART的loopback实例 5.4.1功能概述 5.4.2代码解析 5.4.3板级调试 5.5MicroBlaze的Hello World实验 5.5.1功能概述 5.5.2MicroBlaze系统IP核配置 5.5.3MicroBlaze处理器软件工程创建 5.5.4板级调试 第6章基于FPGA的DDR3存储器控制实例 6.1DDR3 IP核配置与仿真 6.1.1DDR3 IP核概述 6.1.2DDR3 IP核配置 6.1.3DDR3 IP核仿真 6.2基于在线逻辑分析仪监控的DDR3数据读/写 6.2.1功能概述 6.2.2DDR3控制器IP接口时序解析 6.2.3代码解析 6.2.4在线逻辑分析仪配置
2019-12-21 21:51:06 85.68MB Xilinx FPGA 特权同学 USB3.0开发
1
周立功 液晶转LVDS信号板周立功 液晶转LVDS信号板周立功 液晶转LVDS信号板
2019-12-21 21:22:02 425KB 液晶转LVDS
1
lvds信号处理,lvds_tx,lvds_rx核的简介
2019-12-21 21:18:19 1.69MB alter_lvds IP核简介
1
GM8284DD是一颗将LVDS转TTL的转接芯片,最高分辨率1920*1200。
2019-12-21 21:14:31 484KB GM8284DD LVDS TTL
1
FPGA实现LVDS信号输出,可输出所需要的RGB等画面,LVDS是单通道输出 verilog 控制24寸TFT
2019-12-21 20:28:24 2.73MB FPGA LVDS LCD verilog
1