基于TMS320F2812设计的数字频率计论文文档+AD设计硬件原理图+PCB+dsp软件源码,,2层板设计,板子大小为143*107mm,AD设计的工程文件,包括完整的原理图和PCB文件,可以做为你的学习设计参考。 硬件板子器件如下: Library Component Count : 26 Name Description ---------------------------------------------------------------------------------------------------- BNC BNC Elbow Connector BSS138 Cap Capacitor Cap Pol1 Polarized Capacitor (Radial) Cap Pol2 Polarized Capacitor (Axial) Cap2 Capacitor Component_1_1 Crystal 有源晶振 D Connector 9 Receptacle Assembly, 9 Position, Right Angle Diode 1N4007 1 Amp General Purpose Rectifier Diode 1N4148 High Conductance Fast Diode Header 2 Header, 2-Pin Header 3 Header, 3-Pin Header 7X2 Header, 7-Pin, Dual row Inductor Inductor Inductor Iron Magnetic-Core Inductor LED1 Typical RED GaAs LED LM358N Single-Supply Dual Operational Amplifier MC7905.2BD2T Three-Terminal Negative Voltage Regulator RP Res1 Resistor Res2 Resistor SN74LVC1G14 SW-PB Switch TMS320F2812PGF TPS767D301 摘要::: : 频率测量用途非常广泛,高精度、宽量程的数字频率计因而成为重要的测量仪器。本设 计采用多周期测量原理,即用标准频率信号填充整数个周期的被测信号,从而消除了被测信 号+1 的计数误差,其测量精度仅与门控时间和标准频率有关,克服传统的直接测频或者直 接测周法均不能全面满足高精度要求的缺陷。选用 TMS320F2812 型号的 DSP 芯片作为核心处 理单元,结合其高精时钟和快速运算的优点,充分利用其内部的事件管理器:捕获单元,定 时/计数单元,比较单元,脉宽调制电路 PWM,实现高精度的频率测量,并且实现了脉宽和 占空比的测量。 关键词: 高精度频率测量;脉宽和占空比测量;多周期测量原理;DSP
15年全国大学生电子设计竞赛简易频率计设计方案,改方案采用TI公司的TMS320F2812芯片
2021-07-14 09:25:06 3.33MB 电赛方案 简易频率计设计
1
基于FPGA的多功能全同步数字频率计设计.pdf
2021-07-13 18:08:11 227KB FPGA 硬件技术 硬件开发 参考文献
基于单片机AT89C51的数字频率计,适合课设使用,将proteus和keil结合起来对电路进行仿真
2021-07-13 16:47:49 35KB 单片机 数字
1
基于FPGA的数字频率合成器设计与实现.pdf
2021-07-13 15:13:16 140KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA直接数字频率合成技术的研究.pdf
2021-07-13 14:05:34 199KB FPGA 硬件技术 硬件开发 参考文献
基于51单片机软核的数字频率计设计.pdf
2021-07-12 21:03:53 222KB 单片机 硬件开发 硬件程序 参考文献
①能够测试10Hz~10MHz方波信号; ②电路输入的基准时钟为1Hz,要求测量值以8421BCD码形式输出; ③系统有复位键; ④采用分层次分模块的方法,用Verilog HDL进行设计
2021-07-11 12:32:52 4KB verilog
1
这是一份基于FPGA的数字频率计的设计,用到了verilog 语言,通过检测波形的高低电平来计算出该波形的频率大小并显示在数码管上。
2021-07-10 00:43:07 1.61MB FPGA Verilog 频率计
1
EDA课程设计 课题1:数字钟设计 设计要求: 1. 具有时、分、秒,计数及数码管显示功能,以 24 小时循环计时。 2. 具有清零,调节小时、分钟功能
2021-07-09 16:19:11 715KB EDA 数字时钟 数字频率计
1