摘要: 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进行设计, 从而避免了乘法运算, 节约了硬件资源,其流水线的设计方式也提高了运行速度。Matlab和Modelsim仿真表明, 该设计功能正确, 能实现快速滤波。   0 引言   数字滤波器在语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中都具有重要作用。它能避免模拟滤波器所无法克服的温漂和噪声等问题, 同时比模拟滤波器精度高、稳定性好、体积小、更加灵活, 因而得到
1
基于FPGA的CAN总线与以太网的网关设计与实现
2023-04-09 18:47:00 6.44MB FPGA CAN总线 以太网
1
针对多端全景摄像机在视频图像拼接过程中的耗时长的问题,探索采用一种设计方法,通过从算法和系统优化设计入手,采用简化的SIFT算法,并且将FPGA平台与此算法计算分离,转而由ARM来承担图像配准参数的计算,由FPGA平台依据参数结果进行全景视频图像的拼接。本文涉及了应用FPGA系统设计实现对具体参数的接收、计算和对视频图像的缩放、平移以及最终的仿真调试等。实验表明:全景视频图像经过这种方法拼接后能实时显示在屏幕上且效果良好。
2023-04-06 16:35:39 2.08MB
1
介绍了一种智能信号转换模块的设计方法。这种智能模块采用了基于FPGA嵌入式软核系统,是基于NiosII软核处理器的架构,可以在模块上完全实现外部总线信号之间相互转换,无需驱动程序或操作系统的干预。同时对用户逻辑设计、用户逻辑集成、固件设计技术等内容进行了详细的介绍。
2023-04-03 14:04:41 166KB FPGA
1
本文介绍了一种基于FPGA和DSP的多通道音频采集卡的设计和实现方案,该卡能够工作在多种采样率下并可以使用DSP中不同的音频算法用于满足不同场合,并通过PC104接口将处理后的数据上传至主机。采集卡已应用在船舶航行数据纪录仪VDR中。
2023-03-29 19:21:10 179KB DSP
1
基于FPGA的VHDL语言的一种CCD驱动时序的设计方法,用来对目前一些线阵CCD进行驱动,它可以产生多路时序而且频率很高,足够达到要求
2023-03-29 16:11:20 332KB FPGA CCD VHDL
1
电荷耦合器件(CCD)作为新兴的固体成像器件即图像传感器,具有体积小,重量轻,分辨力高,噪声低,自扫描,工作速度快,灵敏度高,可靠性好等优点,受到人们的高度重视,广泛应用于图像传感、景物识别、非接触无损检测、文件扫描等领域。CCD驱动电路的实现是CCD应用技术的关键问题。以往大多是采用普通数字芯片实现驱动电路,CCD外围电路复杂,为了克服以上方法的缺点,利用VHDL硬件描述语言.运用FPGA技术完成驱动时序电路的实现。该方法开发周期短,并且驱动信号稳定、可靠。系统功能模块完成后可以先通过计算机进行仿真,再实际投入使用,降低了使用风险性。   1 硬件设计   CCD的硬件驱动电路系统的器件
2023-03-29 16:04:06 404KB 基于FPGA的CCD驱动设计
1
基于FPGA的千兆以太网实现
2023-03-29 10:54:20 609KB 基于 fpga 千兆以太网 实现
1
基于FPGA的增量式光电编码器的高精度计数,吕利山,李治全,采用FPGA对增量式编码器输出的脉冲进行高分辨率位置数据处理。这一方法在FPGA内部使用一个计数器对由A,B相信号生成四倍频信号Q的周�
2023-03-28 22:54:02 196KB 增量式编码器
1