基于FPGA与88E1111的千兆以太网设计.pdf
2022-12-06 14:03:02 339KB pci-e
1
基于FPGA的千兆以太网的设计
2022-12-05 19:05:05 1.73MB 基于 fpga 千兆以太网 设计
1
学期作业用VHDL语言设计的函数信号发生器
2022-12-04 22:53:17 2.54MB VHDL EDA 函数发生器
1
0 引 言   数字信号处理领域中FFT算法有着广泛的应用。目前现有的文献大多致力于研究利用FFT算法做有关信号处理、参数估计、F+FT蝶形运算单元与地址单元设计、不同算法的FFT实现以及FFT模型优化等方面。而FPGA厂商Altera公司和Xilinx公司都研制了FFT IP核,性能非常优越。在FFT的硬件实现中,需要考虑的不仅仅是算法运算量,更重要的是算法的复杂性、规整性和模块化,而有关利用FFT IP核实现FFT算法却涉及不多。这里从Altera IP核出发,建立了基4算法的512点FFT工程,对不同参数设置造成的误差问题进行分析,并在EP2C70F896C8器件上进行基于Quartu
1
基于FPGA的空调控制毕业设计毕业设计论文
2022-12-04 19:45:37 231KB FPGA 空调控制 毕业设计
1
利用FPGA芯片,程序采用Verilog HDL语言编写,初步实现出租车计费功能。功能可靠,附带Quartus2 7.0程序与仿真图
2022-12-03 11:29:57 6.99MB FPGA 出租车计费系统
1
基于FPGA的DDS信号源的设计论文基于FPGA的DDS信号源的设计论文基于FPGA的DDS信号源的设计论文基于FPGA的DDS信号源的设计论文基于FPGA的DDS信号源的设计论文基于FPGA的DDS信号源的设计论文
2022-12-02 14:24:43 3.75MB 基于FPGA的DDS信号源的设计论文
1
基于FPGA的60进制计数器 实现功能: 基于FPGA的60进制计数器实验 部分代码: Library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_ARITH.all; --//======================================= entity clkdiv is port(clk50M:IN STD_LOGIC;--时钟20MHZ clk1KHZ,clk1HZ:buffer STD_LOGIC); END clkdiv; --//======================================= architecture behave of clkdiv is begin
2022-12-01 20:00:39 313KB FPGA 60进制计数器
1
0 引言 IIR数字滤波器在很多领域中都有着广阔的应用。与FIR数字滤波器相比,IIR数字滤波器可以用较低的阶数获得较高的选择性,而且所用存储单元少,经济效率高。一个N阶IIR数字滤波器的系统函数为: 其线性常系数差分方程为: 用FPGA实现滤波的基本思想就是基于式(2)来实现的。如果知道了系统的输入序列(滤波器的输入),那么,只要根据所给的滤波器的指标,然后通过MATLAB仿真出系数矢量b和a,再采用递推算法求解差分方程,就能求出输出序列(滤波器的输出)。 1 滤波器的MATLAB设计 由于本文采用巴特沃斯滤波器,故需要在工具箱中调用的两个
1
基于FPGA的从设备VME总线接口设计
2022-11-29 17:36:41 1.33MB 基于 fpga 设备 vme
1