.circ文件。华中科技大学计算机组成原理实验二运算器实验Logisim源文件,里面有8位可控加减法器设计、32位算术逻辑运算单元ALU设计、四位先行进位74182、四位快速加法器 、8位快速加法器、16位快速加法器、5位阵列乘法、6位补码阵列乘法器等电路,已经连接画好了。alu自动测试是100分。
1
用c++语言编写的稀疏矩阵运算器(包括矩阵的加减乘法),并附课程设计报告.详细过程见原文.
1
1)内置一个32位num2作为运算器的一个输入; 2)将sw0~sw7输入到num1,经过符号扩展到32位后,作为运算器的另一个输入; 3)因为运算器支持“加、减、与、或、非”5种运算,需要3位(8个操作)。将sw15~sw13输入到op作为运算器的控制信号; 4)将计算32位结果s显示到显示器上,显示器由2个4位同阳极7段数码管显示器,显示器显示的是十六进制,显示器中有reset信号和clk信号。
2020-01-03 11:22:08 148KB Verilog 计算机组成
1
中国科学技术大学,计算机组成原理实验。用C/C++语言实现计算机内部,运算器基本算术运算和逻辑运算,包括:原码一位乘法、补码一位乘法(Booth)、原码加减交替除法、补码加减交替除法、逻辑左右移位、逻辑与、逻辑或、逻辑非、逻辑异或。由控制器从ins_input.txt文件中读取操作指令,并且将指令运算结果输出到屏幕上,output.txt中记录部分运算过程和结果。用Visual C++ 6.0直接打开main.cpp并执行即可。ins_put.txt为数据输入,head.h为头文件,Ctrl.cpp为控制器代码,Ari.cpp为运算器代码,Main().cpp为主函数。
1
(1)按照实验要求设计简单ALU,能执行8种操作,分别为: 1)加、减、增1、减1等4种8位算术运算; 2)与、或、非、异或等4种8位逻辑运算。 实现上,可以用一位M 作为进行算术运算或逻辑运算的控制位,M=0 时进行算术运算,M=1 时进行逻辑运算。另外用2位来表示4种操作。 (2)实现一些基本的PSW标志位: 1)进位/借位的输出标志位C; 2) 运算结果为零的输出标志位Z; 3) 运算结果为溢出的输出标志位V; 4) 运算结果为负数的输出标志位N。 (3)加减必须用最基本的1位全加器fa作为基础,可以采用直接由8次1位运算得到8位的操作;也可以先构造4位加法器,再进一步实现8位加减运算。 注意:算术运算的两个操作数要求都是带符号数,即1位符号位和7位数据位。
2019-12-21 21:58:41 26KB ALU VHDL语言
1
计算机组成原理实验报告一:运算器实验 1. 实验目的与要求: 实验目的: (1)掌握算术逻辑运算器单元ALU(74LS181)的工作原理。 (2)掌握简单运算器的数据传输通道。 (3)验算由74LS181等组合逻辑电路组成的运输功能发生器运输功能。 (4)能够按给定数据,完成实验指定的算术/逻辑运算。 实验要求:完成实验接线和所有练习题操作。
2019-12-21 21:55:43 54KB 计组 实验报告
1
该工程代码实现了64位双精度浮点运算功能,所以的代码采用verilog 编写,附带测试脚本,以及进制转换工具。
2019-12-21 21:55:39 2.69MB 浮点运算器
1
这是用c#编写的简单运算器 在visual studio 2008上运行
2019-12-21 21:33:54 48KB c# 运算器
1
计算机组成原理实验报告,实验名称:基本运算器实验,报告内容详细,包括实验步骤,目的,原理,图解以及结论
2019-12-21 21:27:02 215KB 组成原理 运算器 内容详细
1
通过verlog代码的设定来执行相应的功能,运算有加,减,以及移位和逻辑运算,能够进行仿真,十分好用。
2019-12-21 21:23:39 6.44MB verilog 运算器
1