人工智能-机器学习-面向服务的计算SOC中服务组合的研究.pdf
2022-05-10 09:09:07 7.96MB 人工智能 机器学习 文档资料
SOC算法软件实现.doc
2022-05-08 19:07:00 359KB 算法 文档资料
芯片厂框架 使用Chipyard 要开始使用Chipyard,请参阅Chipyard文档网站上的文档: ://chipyard.readthedocs.io/ 什么是Chipyard Chipyard是用于基于Chisel的片上系统的敏捷开发的开源框架。 它将使您能够利用Chisel HDL,Rocket Chip SoC生成器和其他项目来生产 SoC,该产品具有从MMIO映射的外设到定制加速器的所有功能。 Chipyard包含处理器内核( , , ),加速器( , , ),内存系统以及其他外围设备和工具,以帮助创建功能齐全的SoC。 Chipyard支持多种并发的敏捷硬件开发流程,包括软件RTL仿真,FPGA加速仿真( ),自动化VLSI流程( )以及用于裸机和基于Linux的系统的软件工作负载生成( )。 Chipyard由的的积极开发。 资源 Chipyard
2022-05-08 11:24:11 1.47MB boom rocket rocket-chip chip-generator
1
在电力市场环境下,充电站优化投标策略能降低电力成本,甚至通过售电获取收益。本程序考虑了电动汽车成为柔性储荷资源的潜力,提出了日前电力市场和实时电力市场下充电站的投标策略。基于闵可夫斯基加法提出了充电站内电动汽车集群模型的压缩方法,并建立了日前可调度潜力预测模型和实时可调度潜力评估模型。同时,考虑充电站间的非合作博弈,建立了电力零售市场下充电站的策略投标模型,并基于驻点法将其转化为一个广义Nash 均衡问题。然后,提出了基于日前报价和实时报量的两阶段市场交易模式,并与合作投标模式、价格接受模式和集中调度模式进行对比。最后,基于一个 38 节点配电系统进行了仿真。仿真结果表明所提出的可调度潜力计算方法能够将电动汽车集群封装为广义储能设备,从而降低了模型的维度。基于可调度潜力的策略投标模型能够挖掘电动汽车的储荷潜力,实现电动汽车与电网的有序互动
2022-05-07 14:04:50 51.77MB 文档资料
读书笔记,参考硬件架构,总结IC设计中常用的设计技巧
2022-05-06 20:39:47 1.78MB IC设计 SOC设计 时钟复位
1
系统介绍了基于xilinx公司软核处理器microblaze的可编程片上系统(soc)设计的原理及典型应用。全书共分11章,内容包括可编程片上系统设计导论、amba axi4协议、microblaze软核处理器结构、microblaze软核处理器接口、可编程片上系统开发平台结构、可编程片上系统描述规范、基于axi4的可编程片上系统设计流程、xilinx操作系统及库、基于axi4的xilkernel实现、基于axi4的iwip实现和基于axl4的多核处理器系统实现等内容。《基于AXI4的可编程SOC系统设计》所有资料来自xilinx公司的技术手册、相关文献和典型应用案例,充分反映了xilinx公司可编程片上系统的最新技术和应用成果,非常有利于读者尽快掌握这一最新技术。《基于AXI4的可编程SOC系统设计》将可编程片上系统的基本原理和典型应用相结合,易于读者理解与自学。《基于AXI4的可编程SOC系统设计》适合作为计算机与电子信息类专业高年级本科生和研究生的教材及学习参考用书,也可作为从事可编程片上系统设计的工程技术人员的参考用书。
2022-05-06 20:27:33 30.48MB SOC AXI4
1
Essential Issues in SOC Design Designing Complex Systems-on-Chip 是SOC设计必备的专业书籍。
2022-05-05 10:14:02 5.11MB hardware accelerator FPGA design
1
针对给定的AMBA AHB SRAM Slave接口模块,设计特定传输操作的Master模块 //设计指标: //AMBA AHB2.0 接口 //32bit 数据位宽 //先写入数据,后读出数据确认 //传输要求1:0x0 ‐> 0x8, INCR //传输要求2:0x10‐> ?, INCR4 //传输要求2:0x28‐> ?, WRAP8 其中wrap,incr可以自动计算,具体细节参考我主页文章,部分代码来源于https://mp.weixin.qq.com/s/P4jevRrkga2DF93UPXLUJg
2022-05-04 14:07:44 8.1MB 综合资源 soc设计 verilog amba总线
1
//设计指标: //AMBA AHB2.0 接口 //32bit 数据位宽 //先写入数据,后读出数据确认 //传输要求1:0x0 ‐> 0x8, INCR //传输要求2:0x10‐> ?, INCR4 //传输要求2:0x28‐> ?, WRAP8 仿真写入数据版本,通过人脑计算地址,写入数据进行仿真模拟ahb master
2022-05-04 14:00:31 127KB 文档资料 soc verilog amba总线
1