以数字锁相环ADF4351和Xilinx公司的Spartan-6系FPGA为主要元件设计了一个合成频率源。重点讨论了ADF4351的工作原理、两者之间的SPI通信过程、电路板的设计过程,并给出了关键的控制代码和性能测试结果。该频率源具有结构简单、成本低廉、代码占用资源少、易于维护和升级等特点,在100~700 MHz的宽频范围内可输出SFDR为40 dB左右的稳定波形。
2022-03-15 20:05:20 819KB 锁相环
1
电网电压中的谐波、不平衡以及直流偏移会在传统两相静止坐标系增强型锁相环(αβ-EPLL)所检测的电网基波电压幅值、频率和相角中产生周期波动,尤其是直流偏移会产生基波频率的周期波动,难以使用低通滤波器直接滤除。提出一种改进的αβ-EPLL结构,在两相信号输入侧引入直流偏移积分器以消除输入直流偏移,在幅值检测环和频率检测环中分别引入延时信号滤波器以消除输入谐波和不平衡的影响。详细的理论分析和实验结果验证了所提出的改进αβ-EPLL的正确性和可行性。
1
本文详细介绍了锁相环设计中所涉及的各项指标计。论文首先对锁相环的发展历史和研究现状做了介绍,然后从其基本工作原理出发,以传统锁相环的结构为基础,得到了锁相环的数学模型,对锁相环的跟踪性能、捕获性能、稳定性以及噪声性能等各种性能进行了分析,
2022-03-15 13:48:50 574KB 锁相环 MATLAB
1
介绍了一种2.4 GHz的低噪声亚采样锁相环。环路锁定是利用亚采样鉴相器对压控振荡器的输出进行采样。不同于传统电荷泵锁相环,由于在锁定状态下没有分频器的作用,由鉴相器和电荷泵所产生的带内噪声不会被放大N2 倍,从而会使锁相环的带内噪声极大程度地减小。在输出电压摆幅相同的情况下,压控振荡器采用NMOSPMOS互补结构降低了锁相环的功耗。锁相环的设计在TSMC 180 nm CMOS工艺下完成,在1.8 V的供电电压下,锁相环功耗为7.2 mW。在偏移载波频率200 kHz处,环路的带内噪声为-124 dBc/Hz。
2022-03-14 15:22:26 641KB 锁相环
1
BH1417F锁相环调频立体声发射机版得制作。基于BH1417F的立体声发射机设计,制作。
2022-03-12 09:33:24 229KB 立体声发射板
1
本书是锁相环技术领域的经典著作,在前两版的基础上进行了大幅的改写和扩充.不仅对传统锁相技术重新进行了深入的考察,并增加了许多从未发表过的新内容,反映了近年来的最新技术进展.本书的重点是讲解基本原理,同时详细介绍了频率捕获,电荷泵锁相环等热点应用问题.
2022-03-11 14:43:03 31.15MB 锁相环 加德纳
1
该代码实现的锁相环电路,其精度根据testbench中设置的reference_signal的频率,可以达到皮秒级。代码层次为2级,主module调用了鉴相器模块和振荡器模块。目前testbench中设置的锁定频率为333MHz,锁定后相位差3ps。可以修改testbench以达到所需要的频率。
2022-03-09 16:39:07 3KB 锁相环 鉴相器 压控振荡器 振荡器
1
PLL开环传递函数 理想积分滤波器二阶环 无源比例积分滤波器二阶环 RC滤波器二阶环 返回
2022-03-09 14:37:57 3.89MB 锁相环
1
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。   一个典型的锁相环(PLL)系统,是由鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF)三个基本电路组成,如图1, 图1   一、鉴相器(PD)   构成鉴相器的电路形式很多,这里仅介绍实验中用到的两种鉴相器。   1.异或门鉴相器 异或门的逻辑真值表示于表1,图2是逻辑符号图。   从表1可知,如果输入端A和B分别送入占空比为50%的
1
锁相环CD4046设计频率合成器,实现频率1KHz到999KHz变化,步进为1KHz
2022-03-08 23:26:45 624KB 锁相环,CD4046,频率合成器
1