matlab精度检验代码ECE 5775最终项目 基于神经网络的Xilinx Zedboard上具有固定延迟的语音命令识别方法 ,和的项目。 每个文件夹及其内容的说明如下 audio_lab 它包含Xilinx Vivado和SDK项目,以将位流编程到FPGA并配置如何将数据发送到FPGA。 合并的 这包含我们基于Xilinx Vivado HLS对FPGA综合进行的集成测试,该测试基于3种不同的数据类型。 这些基于float数据类型,双精度float数据类型和Xilinx ap_fixed数据类型。 ap_fixed数据类型具有最快的运行时间,但就位宽而言并不是非常优化。 组件 Matlab的 该文件夹包含用于在MATLAB中生成训练和测试数据的所有必需文件。 在文件中查找更多详细信息 神经网络 该文件夹包含三层神经网络实现。 它学习使用前馈网络,然后进行反向传播。 分类输入以随机顺序输入网络。 在每个输入通过网络馈送之后,将检查每个输出神经元的值,并将其与所需的输出进行比较,以获取误差。 该误差通过层之间的所有边缘传播回去,并且权重在“学习”过程中进行调整。 重复该过程,直到达到期
2023-01-11 19:30:18 67.01MB 系统开源
1
基于FPGA的FIR滤波器设计.rar 从中国电子网下载的,分享给大家。
2023-01-06 16:30:00 108KB FPGA
1
基于FPGA的I2C接口程序实现课程设计报告书.doc
2023-01-06 16:25:55 1.05MB 基于FPGA的I2C接口程序实现
1
基于 FPGA 的高清 HDMI 接口转换器的设计与实现。 系统介绍利用FPGA设计HDMI接口的转换 FPGA HDMI 转换器
2023-01-04 22:27:53 1.68MB FPGA HDMI 转换器 接口转换器
1
介绍了在fpga平台上实现视频编解码处理的一些基本技术,可为从事相关专业设计的朋友们提供有益的借鉴。
2023-01-03 19:24:52 101KB fpga视频处理
1
 为了解决在一个屏幕上收看多个信号源的问题,对基于FPGA 技术的视频图像画面分割器进行了研究。研究的主要
特色在于构建了以FPGA 为核心器件的视频画面分割的硬件平台,首先,将DVI 视频信号,经视频解码芯片转换为数字
视频图像信号后送入异步FIFO 缓冲。然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一
定的规则存储到图像存储器。最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频
图像分割的功能,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,增加了系统的灵活性,适用于多种
不同领域。
1
中国知网的资源,对于做画面分割具有指导意义。
2023-01-03 19:15:12 9.48MB fpga 视频 video 画面分割
1
基于FPGA的I2C总线模拟,采用Verilog HDL语言编写 (FPGA-based I2C bus simulation, using Verilog HDL.)
2023-01-03 17:44:58 241KB FPGA Verilog I2C
1
FPGA的一篇论文。。方便大家学习和上交毕业论文,期末论文
2023-01-02 18:33:06 195KB FPGA论文,RISC 基于FPGA
1
基于FPGA的简易数字钟设计,可实现时、分、秒的led显示与调时。
2022-12-31 09:54:35 277.87MB fpga
1