自己实验室用的板子,因为课题需要用,临时学的,做的并不好,仅供参考。包括DSP28335的最小系统,外扩1M大小的SRAM,外扩超高速ADC系统。板子为4层板,全是信号层。布线和器件排布还有不足。适用于想直接上手DSP且没有基础的人员参考。
2019-12-21 21:11:51 743KB DSP28335 ADC SRAM
1
sram controller,verilog
2019-12-21 21:06:04 6KB SRAM controller
1
STM32F407 FSMC控制AD7606、SRAM和NOR FLASH的初始化代码,时序配置经过验证
2019-12-21 20:59:28 2KB FSMC AD7606 SRAM NORFLASH
1
使用VHDL编写的SRAM控制程序,绝对可用且简洁
2019-12-21 20:13:42 3KB VHDL SRAM 控制 拷贝
1
使用quartus13.1开发工具,基于DE2_115开发板的SRAM测试代码。封装性良好,模块化设计。虽然功能简单,但是代码风格很好!
2019-12-21 19:52:26 3.12MB DE2_115 SRAM
1
STM32的FSMC总线上挂载一个SRAM,实现将堆栈空间放在该外部SRAM中。开发工具使用的是IAR 5.4
2019-12-21 19:38:55 260KB STM32 堆栈 外部SRAM IAR
1
片外SRAM的读写操作,本文代码使用的为DE2开发板,IS61LV25616AL 的SRAM进行读写,测试可正常使用
2019-12-21 19:33:54 563KB FPGA SRAM verilog
1
cpld+sram驱动tft 驱动4.3寸480x272分辨率的tft显示屏 (Cpld+sram drive TFT drive 4.3 inch 480x272 resolution TFT display)
2019-12-21 18:52:35 3KB cpld sram tft lcd
1