基于CYCLOEN FPGA设计的fir_dac数字滤波器quartus工程源码+文档说明 // ******************************************************************************* // 顶层文件模块 // *******************************************************************************/ module fir_dac( clk, reset_n, key_in, sclk, //TLC5615 sclk时钟脚 din, //TLC5615 din数据脚 cs //TLC5615 cs片选 ); input clk; input reset_n; input key_in; output sclk; output din; output cs; wire [9:0]data_line; wire [9:0]fir_data; wire [9:0]data_in; wire [9:0]fir_data_20; fir fir_top( .clk(clk), .reset_n(reset_n), .data_in(data_in), //谐波信号 .fir_data(fir_data), //8滤波之后的信号 .fir_data_20(fir_data_20)//21滤波之后的信号 ); TLC5615 tlc5615_top( .clk(clk),//内部时钟 .sclk(sclk),//TLC5615 sclk时钟脚 .din(din),//TLC5615 din数据脚 .cs(cs),//TLC5615 cs片选 .din_in(data_line));//十位数据输入 key key_top( .key_in(key_in), .data_out(data_line), .data1(fir_data), .data2(fir_data_20) ); endmodule
基准电压源、运放、电流源、ADC、DAC、PLL锁相环cadence模拟ic仿真工程实例,可以做为你的学习参考。
DAC.zip
2021-11-29 11:23:11 8.19MB DAC
1
已经验证过可以用的Verilog dac8560驱动,spi总线,vivado2014.4工程,输出正弦波。注意vout直接输出是原码形式数据,加上运放电路(参考ti手册)可以输出+-电压,数据格式是二进制偏移。
2021-11-28 21:48:25 524KB Verilog dac 驱动
1
DAC8562 V7.1输出正负12V模块配套资料
2021-11-27 22:03:41 21.2MB DAC8562 DAC 模拟量
1
stm32 dac调试成功 DMA 稍微修改即可变成自己所需波形
2021-11-26 14:21:09 3.88MB stm32 dac调试成功 DMA
1
PWM输出500k频率的方波与线圈谐振,捕获输入线圈发出的小信号正弦波,DAC是用来测试捕获输入测量正弦波的
2021-11-22 10:26:39 21.55MB cube配置
1
通过TLV5618DAC芯片以及线性序列机实现对DAC的驱动,采用小梅哥AC620实验开发板。本资源包含所有的源文件,仿真文件。
2021-11-21 13:58:40 116KB vhdl DAC
1
电子-双通道DAC.zip,单片机/嵌入式STM32-F0/F1/F2
2021-11-17 22:30:35 4.84MB 单片机/嵌入式STM32-F0/F1/F2专区
1
TI 双通道 14位DAC dac8162驱动代码基于stm32f103系列
2021-11-17 14:26:22 2KB DAC TI 816X 8162
1