基于ofdm的车联网通信系统基带设计与fpga实现
2022-05-12 14:17:23 9.33MB 基于 ofdm 车联网 通信系统
1
FPGA实现信号n倍插值(内插0)
2022-05-12 10:04:51 47.23MB fpga开发
1
针对视频中运动目标检测实时性问题,提出了一种基于混合高斯模型的背景差分法的 FPGA实现方法.背景差分算法是运动检测算法中最常用的方法,该算法首先对实时得到的图像序列进行建模,得到运动场景的背景模型.然后在运动目标分割中及时的根据场景变化更新背景.考虑到实时性要求的高帧率、高分辨率视频分割任务,利用FPGA并行处理和硬件实现的优点,对混合高斯模型进行修改来对它进行定制,以适合于硬件实现.最后,通过在FPGA开发平台进行了仿真实现,结果验证了算法在硬件实现的正确性,以及在实时性能上的提高.
2022-05-11 14:14:00 314KB 自然科学 论文
1
图像采集是数字化图像处理的第一步,开发图像采集平台是视觉系统开发的基础。视觉检测的速度是视觉检测要解决的关键技术之一,也是专用图像处理系统设计所要完成的首要目标“3。传统的图像采集卡只能将采集的图像数据实时传输给计算机,而不能传输给专用图像处理系统,因此需要研制专用的图像采集系统,既能够实时高速获取视觉图像,又能实时将图像数据传输给计算机和专用图像处理系统。   FPGA(FieldProgrammableGateArray)运算速度快,实时性强,易于并行运算和实现流水线结构,编程相对复杂,它实现图像底层处理速度快,易于通过VHDL(VeryHighSpeedIntegrateCircuitHardwareDescripTIonLanguage)语言编写程序实现。以FPGA为底层运算和控制核心,能够通过软件编程无限次更改内部硬件逻辑,改变功能,编程后的FPGA相当于专用集成芯片,采用硬件电路实现软件功能,具有很高的运行速度。典型的视觉应用系统可由下列五个部分组成:图像获取、预处理、特征的提取、分类和识别、响应等5个部分组成,其中预处理、特征提取、分类一识别三个阶段分别对应了视觉任务的底层、中层和高层。视觉检测中图像处理的特点是底层图像处理数据量大,算法简单,占有2/3的计算量,高层图像处理算法复杂,但数据量小。因此,底层图像采集及控制过程由FPGA实现;高层图像处理算法由DSP(DigitalSignalProcessor,数字信号处理)实现。高速完成视觉传感器的数据处理任务。
2022-05-09 15:07:22 2.06MB FPGA图像采集系统
1
给出了低复杂度和低延迟的Turbo码编译码的FPGA实现方案,方案中分量码译码算法采用Max-Log-Map算法。基于提出的设计方案,在Xilinx的FPGA芯片上实现了帧长在64~1024之间可变的短帧长Turbo编译码模块。仿真和测试结果表明,该模块的误码率性能优良、译码延时较小、数据吞吐量大,可用于低信噪比条件下突发数据通信中的差错控制。
2022-05-08 14:03:26 88KB Turbo码 短帧长 FPGA 文章
1
给力就来下,视频课程配套代码。属于FPGA课程的小实验或者是小论文的代码。
2022-05-08 09:12:27 821KB FIFO FPGA
1
大数据-算法-谐波电能计量算法及其FPGA实现.pdf
2022-05-08 09:08:44 3.91MB fpga开发 big data 算法
二值图像快速扫描聚类算法的FPGA实现.doc
2022-05-06 18:12:54 1.47MB fpga开发 算法 文档资料 聚类
RS码是一类重要的线性分组码,有很强的纠错能力,被广泛地应用于现代通信系统中。本文设计了一种能纠正一位错误的RS(10,8)编码器,并给出了FPGA实现过程
2022-05-06 12:02:37 339KB RS编码 有限域乘法器 FPGA
1
摘要:卷积码在现代无线通信系统中应用十分广泛,Viterbi译码是常用的一种对卷积码的译码算法。介绍了卷积编码及Viterbi串行解码的原理及其FPGA的实现。在保证系统性能的前提下讨论了分帧式编解码在实际系统中的应用。   0 引言   在现代通信系统中,信道编码技术得到了广泛的应用。卷积码结构简单,硬件实现容易,同时有着较好的查错纠错能力,因此在无线通信中经常使用,而其解码方式常用Viterbi译码。   1 卷积编码   卷积码(Convolutional Coding)是由PgElias 于20 世纪50年代提出的一种非分组码。它实现非常简单,将要发送的信息序列经过一个特定的线
1