FIR数字滤波器的实现方法很多,而现代数字通信对实时性的需求决定其需要很高的数据吞吐率和处理速度。文章探求高速全并行FIR的FPGA实现方法,并以8输入15阶FIR滤波器为示例,在直接型FIR的基础上改进得到全并行FIR结构,采用Verilog硬件描述语言完成设计,仿真结果与MATLAB软件测试结果一致。在此基础上,提出两种改进措施,并进行综合、布局布线,对比所占资源,结果分布式FIR为硬件实现的最佳选择。
1
(本人 小论文 代码,通过验证) 本文提出一种新的FIR滤波器FPGA实现方法。讨论了分布式算法原理,并提出了基于分布式算法FIR滤波器的实现方法。通过改进型分布式算法结构减少硬件资源消耗,用流水线技术提高运算速度,采用分割查找表方法减小存储规模,并在Matlab和Modelsim仿真平台得到验证。 为了节省FPGA逻辑资源、提高系统速度,设计中引入了分布式算法实现有限脉冲响应滤波器(Finite Impulse Response, FIR)。由于FIR滤波器在实现上主要是完成乘累加MAC的功能,采用传统MAC算法设计FIR滤波器将消耗大量硬件资源。而采用分布式算法 (Distri
2021-09-21 20:16:27 6KB FPGA verilog da
1
基于DSP的FIR滤波器的C语言算法实现.pdf
2021-09-20 12:02:44 185KB C语言 开发技术 编程技术 参考文献
基于FPGA的17阶FIR滤波器VHDL代码及说明文档
2021-09-12 17:32:58 705KB FPGA FIR滤波器
1
FPGA实现 fir滤波器VHDL源码,本人在altera 芯片验证过(20Mhz时钟),方法笨重,但是处理速度和时钟同步,有意向作者方面研究的可以邮箱(fpga_dsp@qq.com)联系,别忘了注明本人信息,本人在fpga方面有许多信号处理及通信方面的成果,也有不少经验
2021-09-12 17:28:06 5KB FPGA fir滤波器 VHDL altera
1
采用C Sharp编写的FIR滤波源代码,原创代码,内含产生带噪声的正弦波,FIR滤波器的卷积运算及滤波的源代码,Visual Studio2019
2021-09-09 09:29:50 48KB C# FIR 数字滤波器
1
C# FIR滤波器——含低通、高通、带通与带阻.zip
2021-09-09 09:23:06 13.56MB iir滤波器
1
用于生成多阶FIR滤波器系数 在QuantusII平台下实现FPGA仿真
2021-09-07 19:17:56 27KB FIR dagen.exe VHDL
1
在altera CycloneII的EP2C8的FPGA下 基于IP核的FIR滤波器设计,该设计为低通滤波器,截止频率为50KHz
2021-08-30 10:39:42 7.02MB FIR滤波
1
这个是一个FIR滤波器的设计工具。可以不需要安装matlab这样的大软件,可以轻松的设计不同性能要求的FIR滤波器
2021-08-28 10:16:51 969KB FIR
1