使用AD9852实现数字频率器评估板设计 Altium Designer(AD)软件设计 包含AD原理图及PCB文件
2021-10-29 20:02:20 502KB AD9852
针对传统直接数字频率合成(DDS)算法存在的幅度量化误差、相位截断误差问题,提出了一种混合利用信号对称性+Sunderland构造对数据ROM进行压缩的方法,用来增大数据ROM的存储量,同时采用改进型相位抖动注入法抑制相位截断误差。硬件电路部分设计了幅频校正电路,对信号进行校正,保证了信号幅度的稳定输出。测试结果表明,信号发生器可以输出高速、稳定、低衰减、低杂散的任意波形,输出信号频率范围为1 MHz~30 MHz,幅度峰峰值为40 mV~6.7 V。
2021-10-29 16:10:19 519KB 直接数字频率合成
1
generator;amplitude modulatin(AM);frequency modulation(FM);control/direct digital synthesizer(DDS);AD9851
1
基于单片机C语言的数字频率计设计.pdf
2021-10-25 21:00:10 316KB 计算机
自己找的资料,希望对大家有用,里面只有外围电路图,其他的可以发邮件找我要。qmxyyaxx@163.com
2021-10-25 13:47:19 192KB 频率计 MSP 整形 分频
1
MSP430设计制作简易数字频率计,采用16位单片机设计的经典频率计,测量精度极高!绝对令您满意!
2021-10-19 23:18:50 176KB MSP430 频率计
1
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片内完成,利用 SOPC技术,在一片 FPGA 芯片上实现了整个信号源的硬件开发平台,达到既简化电路设计、又提高系统稳定性和可靠性的目的。
1
自适应数字频率计 pcb 很详细的pcb 是做比赛时做的 希望对大家有帮助
2021-10-16 17:41:38 2.17MB 频率计 pcb 数字
1
通过设计基于51单片机的数字频率计数器,要求实现对于不同频率的各类信号进行频率测量。本课题要求设计数字频率计数器的硬件电路和相应的软件程序,并相互配合完成指定的功能与指标。
2021-10-09 20:58:56 14KB 51单片机 数字频率计
1
基于FPGA的数字频率计代码.doc
2021-10-06 12:05:03 36KB 文档