基于同步设计的RS232设计实现,经过片上验证 附加仿真文件,仿真波形
2022-05-22 17:43:43 4.9MB rs232 fpga
1
甘地大学电子专业Ray Ranjan Varghese设计的FPGA实现FFT,采用的是单精度的浮点,采用IEEE745格式的浮点+ROM RAM的方式成功实现FFT,含有设计报告和设计源代码,并有测试文件,真的很不错。
2022-05-19 15:00:00 382KB FPGA VHDL FFT
1
近年来,地面通信在自然灾害发生时暴露出了很多不足之处,而星载通信凭借其覆盖范围广、通信容量大和传输质量高等优势,正迅速成为通信领域发展的重点。星载通信中信号处理部分的关键技术是DBF(数字波束形成),而多馈源数目及大带宽使其拥有庞大的运算量,高速处理器可以满足此算法实时处理的需求,但与处理速度不相匹配的高速数据通信却成为瓶颈。 本文针对这一问题,结合目前高速数据传输技术的发展,决定采用吉比特通信技术来解决多馈源宽带DBF的数据通信问题。本文首先详细阐述了高速串行I/O的相关技术,并对其原理做了简要说明,在此基础上介绍了Xilinx公司FPGA内部的RocketIO GTX模块。然后给出了基于RocketIO GTX的高速数据可靠传输方案,其单路传输速率可达6Gbps,采用内嵌时钟技术简化了电路设计,并利用差错控制编码进一步降低了误码率。最后,搭建了具体的硬件平台,对方案进行了相应的实验测试,验证了方案的可行性及其优势。
2022-05-18 17:22:33 3.33MB FPGA GTX RocketIO 数据传输
1
该文件是数字信号处理FPGA实现第三版的Verilog源码,具有参考价值
2022-05-17 14:30:36 4.36MB 数字信号处理 FPGA实现 Verilog
1
这是一篇中文期刊数据库中的文章,在网上找到了它的名字,在学校的期刊中找到了它,和大家共享一下
2022-05-17 10:29:08 136KB 卷积码 Viterbi
1
RS码是纠错能力很强的一类线性纠错码类,被广泛用于各种通信系统和计算机存储系统中。介绍了一种优化编码生成多项式RS编码器的设计方法,用VHDL语言编写,利用ISE9.O软件仿真,烧写入FPGA,验证该RS编码方法正确。
2022-05-16 20:45:30 663KB RF|微波
1
spi协议verilog实现,里面有对应芯片资料,设计思路,代码和注释还有仿真文件。
2022-05-14 22:10:06 4.81MB spi M25P16 fpga
1
暗通道先验去雾算法的改进及FPGA实现
2022-05-14 17:45:01 452KB 通道 先验 去雾 算法
1
DVI输出图像选区截取的FPGA实现
2022-05-14 10:59:46 350KB DVI 图像截取 FPGA
1