华科计算机组成原理实验(详细注解) 运算器设计(HUST) Educoder平台 Logisim环境对应的circ文件: https://blog.csdn.net/Spidy_harker/article/details/106291343
1
计算机数据表示实验(HUST) 头歌平台前五关满分 代码包含: 汉字国标码转区位码实验 汉字机内码获取实验 偶校验编码设计 偶校验解码电路设计 16位海明编码电路设计
2021-04-13 13:02:19 425KB 头歌平台
1
仅是通过测试的完成文件(data.circ)! 九关全部100分通过测试 无其他内容 代码包含: 汉字国标码转区位码实验 汉字机内码获取实验 偶校验编码设计 偶校验解码电路设计 16位海明编码电路设计 16位海明解码电路设计 海明编码流水传输实验 16位CRC并行编解码电路设计 CRC编码流水传输实验
1
代码包含: 8位可控加减法电路设计 CLA182四位先行进位电路设计 4/16/32位快速加法器设计 5位无符号阵列乘法器设计 6位有符号补码阵列乘法器 乘法流水线设计 原码一位乘法器设计 补码一位乘法器设计 MIPS运算器设计
1
报告,源码,实验过程
2021-04-08 09:01:47 1.84MB 操作系统,Linux,OS,修改
1
本实训项目帮助学生从可控加减法单元,先行进位电路,四位快速加法器逐步构建 16 位、32 位快速加法器。学生还可以设计阵列乘法器,乘法流水线,实现原码一位乘法器,补码一位乘法器、运算器等教材上的核心内容。 8位可控加减法电路设计 CLA182四位先行进位电路设计 4位快速加法器设计 16位快速加法器设计 32位快速加法器设计 5位无符号阵列乘法器设计 6位有符号补码阵列乘法器 乘法流水线设计 原码一位乘法器设计 补码一位乘法器设计 MIPS运算器设计
2021-04-03 22:30:33 680KB 运算器设计 Logisim HUST
1
头歌educoder计算机组成与结构实训作业运算器设计(HUST)解答,包括第1关:8位可控加减法电路设计,第2关:CLA182四位先行进位电路设计,第3关:4位快速加法器设计,第4关:16位快速加法器设计,第5关:32位快速加法器设计,第6关:5位无符号阵列乘法器设计,第7关:6位有符号补码阵列乘法器,第8关:乘法流水线设计,第9关:原码一位乘法器设计,第10关:补码一位乘法器设计,第11关:MIPS运算器设计
2021-04-02 22:03:02 469KB 计算机组成原理 educoder 头歌
以下十一关,自测100分通过—— 第1关:8位可控加减法电路设计 第2关:CLA182四位先行进位电路设计 第3关:4位快速加法器设计 第4关:16位快速加法器设计 第5关:32位快速加法器设计 第6关:5位无符号阵列乘法器设计 第7关:6位有符号补码阵列乘法器 第8关:乘法流水线设计 第9关:原码一位乘法器设计 第10关:补码一位乘法器设计 第11关:MIPS运算器设计
1
educoder那个闯关第一关前两个实验的代码,直接复制进测试栏就通关,两关的代码一样。educoder谭志虎计算机组成实验计算机数据表示实验(HUST)
1
WHUT计算机组成与体系结构课程内实验(依托Educoder平台)。内附第5-9关卡通关源码,纯自主完成,亲测可用.(仅供学习交流)
1