直接序列扩频通信技术的原理以及matlab程序,PN码的生产,调制解调等等
2021-04-22 16:41:00 498KB 直接序列扩频 PN码 通信
1
本文通过对匹配滤波器同步捕获原理的研究,利用扩频通信系统中PN码良好的自相关性,提出了基于FPGA实现的全数字 匹配滤波的改进同步捕获方法,在低信噪比下可实现载波和码元同时同步,且在不损失同步精度的前提下降低了采样率及片内资源消耗,并给出了同步精度对误码性能的影响及片内资源消耗分析。
2021-04-19 20:50:53 313KB 综合文档
1
徐大大亲自测试完成的 跳频 代码 ,备注非常详细 适合所有用户上手。。里面详细写了跳频m序列生成 高频载波生成 各类滤波 跳频点等,欢迎大家下载
2021-04-13 10:05:21 273KB matlab 跳频 通信 扩频
1
原创simulink实现的扩频通信实验报告-simulink_扩频通信 报告.rar 逛论坛有一段时间了,感觉很不错。把自己做的一个实验来分享,希望能对有需要的人有所帮助
2021-04-11 11:10:31 494KB matlab
1
本文阐述了扩频通信的基本原理,使用Systemview软件对扩频通信进行仿真设计。在仿真设计中,我们使用了触发器产生PN周期伪随即序列作为扩频码,使用2PSK调制信号与扩频码相乘实现扩频调制。最后,我们结合香农公式以及信号在扩频通信传输过程中的频谱变化,证明通过扩频通信,能在噪声增加的情况下,仍然保持信号的高速无差错传输。
1
由于通信技术的迅猛发展,对通信的迅速、准确、保密和不间断要求提出了严峻的挑战,扩展频谱通信作为通信的一个重要分支和发展方向,越来越受到人们的重视。基于Systemview扩频通信系统的设计与仿真,以扩频通信系统的理论为基础,进行了直接序列扩频系统和数字频率合成器的设计。在设计的基础上,利用Systemview软件进行扩频通信系统的仿真分析,并得出了相应结论。
1
 本文以扩频通信和差错控制码的设计和实现为核心,对扩频通信的基本理论、差错控制码的编码原理以及伪随机码进行了深入的研究和分析,提出来一种基于FPGA的直接序列扩频和差错控制码编码系统的实现方案,完成了直接序列扩频和差错控制码编码系统的仿真和实现,同时采用Altera公司的Quartus II软件,使用verilog语言完成了本设计,并进行仿真,验证了扩频系统的可行性。
1
扩频通信系统实用仿真技术代码 扩频通信系统实用仿真技术代码 扩频通信系统实用仿真技术代码 扩频通信系统实用仿真技术代码
2021-04-05 09:06:13 9.63MB 扩频通信 代码
1
摘要:本文提出了一种基于多码扩频(MC-DSSS)技术的数字水印嵌入方法,即利用扩频码的正交性将扩频水印嵌入到扩频通信信号中。理论分析和仿真结果表明,此种方法嵌入的水印具有很多优点,如透明性、鲁棒性和可靠性等,并具有良好的抗干扰性能。
2021-03-29 19:45:38 230KB 扩频通信
1
第1章 绪论 1. 1 引言 1. 2 扩频通信的基本原理 1. 2. 1 理想通信系统的带宽和S/N的互换关系 1. 2. 2 潜在抗干扰理论 1. 3 扩频通信中的基本参数 1. 4 本书的结构 参考文献 第2章 伪噪声序列 2. 1 引言 2. 2 伪噪声序列的性质及其产生 2. 2. 1 伪噪声序列的性质 2. 2. 2 伪噪声序列的相关性 2. 2. 3 伪噪声序列的部分相关 2. 3 m序列 2. 3. 1 m序列的性质 2. 3. 2 m序列相关函数的波形及功率谱 2. 3. 3 产生指定延迟的m序列及m序列的保密性研究 2. 3. 4 m序列的构造 2. 4 Gold序列及其他伪噪声码序列 2. 4. 1 Gold序列 2. 4. 2 其他伪噪声序列 参考文献 第3章 锁相环原理 3. 1 引言 3. 2 锁相环基本理论 3. 2. 1 一些基本公式 3. 2. 2 环路等效噪声带宽 3. 2. 3 数字锁相环的基本理论 参考文献 第4章 数字下变频器 4. 1 引言 4. 2 扩频通信中ADC参数的选择 4. 2. 1 ADC量化效应 4. 2. 2 数的表示法及其在量化中的影响 4. 2. 3 量化bit数的性能分析 4. 2. 4 在DDC中ADC的选择原则 4. 3 DDC的有效实现结构 4. 3. 1 数字混频器原理 4. 3. 2 同相 I 和正交 Q 的DDC实现结构 4. 4 DDC的多速率采样处理 4. 4. 1 整数M倍抽取 4. 4. 2 CIC滤波器 4. 5 采用CORDIC算法实现DDC 4. 5. 1 CORDIC运算器原理 4. 5. 2 CORDIC的VLSI结构 参考文献 第5章 直接数字频率合成器 5. 1 引言 5. 2 DDFS原理及其性能分析 5. 2. 1 直接数字频率合成器的工作原理 5. 2. 2 DDFS的杂散来源及其分布特性 5. 2. 3 改善DDFS杂散输出频谱的几种方法 5. 2. 4 DDFS的VLSI结构 5. 3 基于Galois域的数字控制振荡器 NCO 5. 3. 1 数字控制振荡器的数学原理 5. 3. 2 Galois域NCO的VLSI结构 参考文献 第6章 数字抑制载波跟踪环 6. 1 引言 6. 2 几种经典的载波跟踪环 6. 2. 1 抑制载波跟踪环的结构形式 6. 2. 2 松尾环的QPSK解调 6. 2. 3 16QAM解调环 6. 2. 4 通用载波恢复环 6. 3 数字Costas环的设计 6. 3. 1 数字Costas环的功能部件及参数设计 6. 3. 2 数字Costas环的VLSI结构 参考文献 第7章 扩频码序列的捕获 7. 1 引言 7. 2 统计随机信号检测理论的简单回顾 7. 2. 1 Bayes和Neyman Pearon假设检验 7. 2. 2 在加性高斯白噪声下对无衰落信号的非相干接收 7. 2. 3 吸收式Mark. v链和锁定检测理论 7. 3 几种典型的PN码捕获算法 7. 3. 1 相干扩频通信的PN码捕获算法 7. 3. 2 非相干扩频通信的PN码并行捕获算法 7. 3. 3 减少剩余码相位偏移效应的PN码捕获算法 7. 4 数字非相干混合并行捕获的VLSI结构 7. 4. 1 非相干混合并行捕获算法 7. 4. 2 非相干混合并行捕获算法映射至VLSI结构 7. 5 PN码捕获系统的自适应门限算法 7. 5. 1 单个数据样本的门限计算 7. 5. 2 基于窗口计数器的自适应门限算法 7. 5. 3 利用瞬时标定功率的自适应门限算法 参考文献 第8章 数字延迟锁定跟踪环 8. 1 引言 8. 2 DLL基本原理 8. 2. 1 全时间非相干DLL跟踪 8. 2. 2 单△型抖动环 TDL 跟踪 8. 3 关于PN码跟踪环性能的采样和量化效应分析 8. 3. 1 非等量采样 8. 3. 2 码跟踪环 8. 3. 3 环路分析 8. 4 抗多径效应的PN码跟踪算法 8. 4. 1 算法的系统描述 8. 4. 2 优化滤波器的加权 8. 5 数字非相干双△△DLL跟踪算法及VLSI结构 8. 5. 1 非相干双△DLL跟踪算法描述 8. 5. 2 环路参数设计及部分单元部件的VLSI结构 8. 5. 3 数字式非相干双△DLL的VLSI结构 8. 6 窄相关DLL原理及性能 8. 6. 1 窄相关DLL原理 8. 6. 2 窄相关DLL的统计特性分析 8. 6. 3 多径误差分析
2021-03-22 10:37:59 5.03MB 扩频通信 锁相环 VLSI
1