基于ise开发环境,构建顶层文件,实现信号发生器的设计。在basys2板子上完成正弦、方波、三角波的产生、调频、调幅等工作。
2019-12-21 19:34:55 1.41MB FPGA basys2 ISE
1
本实验是采用fpga方式基于Alter Cyclone2 EP2C5T144C8的简易脉冲信号发生器,可以实现输出一路周期1us到10ms,脉冲宽度:0.1us到周期-0.1us,时间分辨率为0.1us的脉冲信号,并且还能输出一路正弦信号(与脉冲信号同时输出)。输出模式可分为连续触发和单次手动可预置数(0~9)触发,具有周期、脉宽、触发数等显示功能。采用fpga计数实现的电路简化了电路结构并提高了射击精度,降低了电路功耗和资源成本。
2019-12-21 18:57:24 184KB fpga 脉冲 正弦 猝发
1
基于FPGA的信号发生器设计 基于FPGA的信号发生器设计 基于FPGA的信号发生器设计
2010-07-11 00:00:00 175KB 基于FPGA的信号发生器设计
1