实测亲测xilinx fpga uart 串口rs232例子实例工程,ISE打包工程,不出错发送接收数据测试,无状态机,节省资源3根线串口,可以学习rs232串口和倍频ip core用法,字节编写,用verilog编写 基于一个xilinx的学习板子,具体io配置请看工程,测试内容内容是 pc 用 uart rs232发一个字节到fpga,fpga收到之后马上把字节加1发回给pc,uart的波特率是50m时钟,用到了ise的pll倍频,可以学习pll用法,uart 的 verilog 代码没有用到状态机,只用到txd,rxd,gnd这3根最基本的串口通讯线,极大的简化了fpga资源。整个工程打包,方便大家下载到之后可以马上用,相信对初学xilinx fpga 或者 ip cone用法的初学者来说,学习很用帮助。
2019-12-21 20:21:43 503KB uart串口 rs232 ise工程 实测亲测
1
UART1 DRIVERS – 115200 Boundrate, 1 start bit, 8 dat – 22.1184MHz crystal, 12 machine clock
2019-12-21 20:15:07 2KB MCU UART 串口 115200
1
自己开发的第一个UART程序就是参照这个程序开发,串口通信难点在于接收逻辑,参照这个文档可以把整个接收过程完整学习,同事借鉴开发出自己的串口逻辑。至于发送逻辑是个逆过程,而且更简单。
2019-12-21 19:52:43 248KB UART 串口通信 接收 同步头检测
1
在PSoc4平台上运用串口(UART)的例子,串口波特率设置为115200,使用中断接收的模式,将接收到的数据在中断函数快速返回发送方。
2019-12-21 19:33:32 960KB PSoc4 UART 串口 中断接收
1