小区智能化系统设计方案.doc小区智能化系统设计方案.doc小区智能化系统设计方案.doc小区智能化系统设计方案.doc小区智能化系统设计方案.doc
2023-02-13 16:26:41 6.44MB 设计实现
1
NULL 博文链接:https://kimi0912.iteye.com/blog/611501
2023-02-11 11:28:53 3.02MB 源码 工具
1
LED低压灯带灯条一般是12V,24V 36V,48V输入,市面上很多都是需要外围电子元器件,台湾数能推荐一款零外围元件,简易方便,.高精度恒流,低压差,耐压高达30V,定电流输出的LED线性恒流ICNU501。电流最小10MA-240MA可选。60MA以内下封装为SOT23-3,60MA以上为SOT89封装。 用NU501低压定电流恒流IC做的低压LED产品,具有以下优势: 一是每串灯珠电流都是恒定的,能保护灯珠,减少光衰,大大延长灯条的使用寿命 二是灯条的亮度一致性好 三是对要求接的长的工程单来说,减少了接线成本和人工成本,恒流灯条和串电阻的灯条成本就差不多了,恒流灯条更省 采用NU501定电流IC生产的方案成品案例:
2023-02-10 14:31:02 1.86MB 电路设计方案 LED驱动器 电路方案
1
导读:基于TMS320F2812DSP的无刷直流电机控制系统设计,充分利用DSP丰富的片内资源及高效的数据处理能力,可以大大简化系统硬件结构。本文主要介绍了无刷直流电机的工作原理和控制方式,并提出了一种基于DSP技术无刷直流电机控制器设计方案,DSP将CPU、PWM波发生单元和数据采集单元等外设都集成在一片DSP上,提高了系统集成度和抗干扰性,并使得系统的升级更加容易。   随着社会生产力的发展,需要不断地开发各种新型电动机。新技术新材料的不断涌现,促进了电动机产品的不断推陈出新。无刷直流电机保持着有刷直流电机的优良机械及控制特性,在电磁结构上和有刷直流电机一样,但它的电枢绕组放在定子上,转
1
导读: 本文详细论述了采用MC56F8323 DSP为核心的直流无刷电机控制器的硬件设计,给出了电流环、速度位置环和IPM驱动电路的实际应用电路。此硬件设计已成功应用在国内某高档电脑平缝机上,性能优异,部分指标达到行业领先水平。   随着电力电子技术,新的永磁材料以及具有快速运算能力的DSP(数字信号处理器)的发展,直流无刷电机应用日益普及。直流无刷电机具有和直流电机相似的优良调速性能,又克服了直流电机采用机械式换向装置所引起的换向火花、可靠性低等缺点,且具有体积小、重量轻、效率高、电机的形状和尺寸灵活等优点,因此广泛应用在伺服系统、数控机床、电动车辆和家用电器各领域,成为现代伺服技术的主方
1
16*64LED点阵设计方案16*64LED点阵设计方案,公告大家学习参考
2023-01-30 12:34:38 65KB 16*64点阵,设计,方案
1
一、无线防盗报警探头设计方案   无线防盗报警探头安装于居室的各个窗户上,体积小巧,功耗低,可直接贴在窗户上,当发现盗贼入侵时可以独立声光报警,并发送无线报警信号到家庭主机。硬件结构如图1所示。     1、低功耗设计   无线防盗报警探头采用纽扣电池供电,需要低功耗的处理器。本方案选用Atreel公司的ATTIny44处理器。ATTIny 是Atmel公司的低功耗系列产品,ATTIny44具有3种可单独选择的低功耗休眠模式,使ATTIny44在电池供电设备。上有良好的表现。应用软件可在需要时调整系统时钟频率以达到功耗性能,例如在系统闲置时调慢微处理器部分模块的时钟频率。
1
基于DSP的高速数据采集系统设计方案   摘要:设计了一种高速数据采集系统,采用TMS320F2812 型号的DSP 和MAX1308 型号的AD 转换器完成对8 路同步信号的采集,通过USB 接口芯片CH372 将采集到的数据实时传输给计算机,计算机对整个数据采集过程进行控制并显示。该系统对单路的数据采集,可以实现800kSPS 的实时数据传输,8 路同步采集可以实现400kSPS 的实时数据传输。   引言 近年来,高速数字信号处理器(DSP)已越来越广泛地用于各个领域,例如:通信、语音处理、图像处理、模式识别及工业控制等方面,并且日益显示出巨大的优越性。数字信号处理器是利用专门
1
根据对时钟同步装置守时误差的分析,提出了一种通过降低测量误差进一步提高守时精度的同步时钟装置设计方案。该方案利用时钟内插方法降低全球定位系统(GPS)秒脉冲周期测量误差,对秒脉冲均值进行余数补偿消除均值计算中的引入误差,从而提高同步时钟装置的守时精度。根据所提方案设计了基于AMBA APB总线的通用高精度同步时钟知识产权(IP)核,并利用ARM Cortex-M0内核在现场可编程门阵列(FPGA)中构建了具有高精度同步时钟IP的片上系统(SoC)进行测试验证。测试结果表明,基于所提方案设计的通用高精度同步时钟IP核所生成的同步时钟精度在20 ns以内,守时误差在每小时300 ns以内。
1
10KV降压变电所毕业设计方案(有相关cad图).doc
2023-01-15 21:57:40 786KB 10KV降压变电所毕业设计方案(
1