SystemVerilog数字系统设计_12848067.zip
2021-12-08 09:07:26 59.88MB FPGA/SOC
基本要求 1、能进行正常的时、分、秒、 0.99秒的计时功能,分别由8个数码管显示24小时、60分钟、60秒钟、0.99秒的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按60分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(“SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。 3、能利用扬声器做整点报时: ⑴当计时到达59分50秒时开始报时,在59分50秒、52秒、54秒、56秒、58秒鸣叫,鸣叫声频率可定为512Hz; ⑵到达59分60秒时为最后一声整点报时,整点报时频率可定为1024Hz。 4、用层次化设计方法设计该电路,用Verilog语言编写各个功能模块。 5、完成电路设计后,用实验系统下载验证。
1
SystemVerilog数字系统设计_12848067.zip
2021-12-07 22:04:18 59.88MB FPGA与soc
1
数字系统原理与应用(第8版)》主要讲述逻辑电路的描述方法、组合逻辑电路、触发器、算术运算电路、计数器与寄存器、数字集成电路(TTL和CMOS)、中规模集成电路、ADC和DAC、存储器(ROM、RAM)、可编程逻辑器件的结构等内容。全书内容安排上的主要特点是:利用框图讲解基本逻辑运算,当读者理解了逻辑原理之后,再介绍数字集成电路最基本的电特性;硬件描述语言(AHDL和VHDL)贯穿于各章节之中,不仅用来描述基本逻辑器件,而且用于设计简单的数字系统;注重应用能力的培养,书中讨论了数字电路的故障检测与排除方法,并给出了较多的应用实例;提供了丰富的例题、复习题和习题,每章末有小结及重要术语。《数字系统原理与应用(第8版)》可作为电子信息、计算机等专业数字系统课程的教材及数字电路课程的主要参考书,也可供相关专业的工程技术人员参考。
2021-11-29 16:58:26 20.18MB Roanld
1
数字系统设计 数字系统设计(日本人写的那本,写的很不错)
2021-11-24 13:20:43 22.57MB 数字 系统 设计
1
数字系统设计毕业设计
2021-11-17 16:55:54 2.47MB 文档
1
Verilog数字系统设计教程(第2版)-夏宇闻 北京航空航天大学出版社
2021-11-15 22:14:51 9.54MB verilog 夏宇闻
1
利用VHDL编写的游戏坦克大战,利用点阵板显示,键盘控制,两个关卡,玩家控制坦克一辆,敌方坦克两辆,对战游戏,消灭两辆敌方坦克后,出现大BOSS,仅供学习交流使用
2021-11-15 15:27:27 789KB 数字系统设计 坦克大战
1
夏宇闻老师的《verilog数字系统设计教程》的课件,讲义,还有习题答案,以及书中源码
2021-11-10 11:34:12 540KB verilog 夏宇闻 源码 课件
1
数制转换器 该程序会将给定的数字转换为其他数字系统 二进制 奥卡泰尔 十进制 十六进制 里程碑 创建函数 在适当的地方调用函数。 显示结果
2021-11-09 13:12:48 2KB Java
1