月尺度 可计算1个月、3个月等多尺度
2023-03-07 17:29:50 1KB spiMatlab
1
ADC128S102芯片的SPI配置verilog代码
2023-03-07 09:22:05 5KB spi verilog
1
在Xilinx新一代的FPGA中增加了SPI和BPI配置模式,好处是成本低、设计者选择余地大及配置方便等优点。例如,Spartan-3E器件支持多种Vendor(生产商)提供的SPI和BPIFlash产品。对于SPI Flash器件可以通过Xilinx的Cable-Ⅲ(JTAG)或Cable-IV电缆直接配置;对于BPI Flash器件,则需要利用FPGA中所创建的MicroBlaze或PicoBlaze内核并运行该内核(引擎),然后通过Xilinx的Cable-Ⅲ(JTAG)Cable-IV电缆配置。   以下采用Spartan-3E器件的SPI和BPI Flash配置为例,详细地说明配置
2023-03-06 14:49:37 310KB FPGA中增加SPI和BPI配置模式
1
STM32F407+AD7606_SPI例程+AD7606_芯片中英文数据手册和原理图
2023-03-05 19:26:51 8.4MB STM32F407+AD7606
开发平台:Cube IDE 1.8.0 芯片型号:STM32F103C8T6 环境搭建要求:2块STM32F103C8T6单片机、2个串口转USB模块、4跟杜邦线 描述:将1号单片机下载SPI主模式程序,2号单片机下载SPI从模式程序,将两块单片机的串口1分别连接串口转USB连接电脑,用4根杜邦线将两块单片机的SPI2四根线连接。1号2号单片机通过SPI传输数据,再通过各自串口1将数据打印出来。 特点:配置单片机作为SPI主机是很常用的,但是将单片机作为SPI从机的配置以及数据收发就不容易了。
2023-03-03 22:51:10 11.12MB STM32配置SPI从机
1
W25Q128FV 数据手册,最低一个分数,没办法!
2023-03-03 12:40:49 940KB W25Q128 SPI存储芯片
1
项目架构:B/S架构 开发语言:Java语言 开发软件:idea eclipse 前端技术:Layui、HTML、CSS、JS、JQuery等技术 后端技术:JAVA 运行环境:Win10、JDK1.8 数 据 库:MySQL5.7/8.0 运行服务器:Tomcat7.0 CSDN太坑了,设置是0积分,动态调整下载积分太多,想要源码的截图威发我吧。CSDN名跟绿色图标是同号。
2023-02-26 01:40:43 9.54MB 计算机毕业设计JAVA基于Spi
1
该函数库适用于TI keystone架构DSP芯片外设开发,包含各个外设开发说明文档。 ─AIF2_LTE_FDD │ ├─.launches │ └─src ├─AIF2_LTE_TDD │ ├─.launches │ └─src ├─AIF2_WCDMA │ ├─.launches │ └─src ├─common ├─docs │ ├─0_芯片文档 │ ├─1_user guide │ └─5_SYSBIOS ├─EMIF │ ├─.launches │ ├─.settings │ ├─Debug │ │ └─src │ │ └─FLASH │ └─src │ └─FLASH ├─GE │ ├─.launches │ └─src ├─GPIO │ ├─.launches │ ├─.settings │ ├─Debug │ │ └─src │ └─src ├─HyperLink │ ├─.launches │ └─src ├─I2C │ ├─.settings │ └─src ├─keystone │ ├─AIF2_LTE_FDD │ │ ├─.launches │ │ └─src │ ├─AIF2_LTE_TDD │ │ ├─.launches │ │ └─src │ ├─AIF2_WCDMA │ │ ├─.launches │ │ └─src │ ├─common │ ├─docs │ │ ├─0_芯片文档 │ │ ├─1_user guide │ │ └─5_SYSBIOS │ ├─EMIF │ │ ├─.launches │ │ └─src │ │ └─FLASH │ ├─GE │ │ ├─.launches │ │ └─src │ ├─GPIO │ │ ├─.launches │ │ ├─.settings │ │ ├─Debug │ │ │ └─src │ │ └─src │ ├─HyperLink │ │ ├─.launches │ │ └─src │ ├─I2C │ │ ├─.settings │ │ └─src │ ├─Memory_Performance │ │ ├─.launches │ │ └─src │ ├─Memory_Test │ │ ├─.launches │ │ └─src │ ├─Multicore_Navigator │ │ ├─.launches │ │ ├─Debug │ │ │ └─src │ │ └─src │ ├─PCIE │ │ ├─.launches │ │ └─src │ ├─Robust │ │ ├─.launches │ │ └─src │ ├─SPI │ │ ├─.launches │ │ └─src │ ├─SRIO │ │ ├─.launches │ │ └─src │ ├─Timer │ │ ├─.launches │ │ └─src │ └─UART │ ├─.launches │ └─src ├─Memory_Performance │ ├─.launches │ └─src ├─Memory_Test │ ├─.launches │ └─src ├─Multicore_Navigator │ ├─.launches │ ├─Debug │ │ └─src │ └─src ├─PCIE │ ├─.launches │ └─src ├─Robust │ ├─.launches │ └─src ├─SPI │ ├─.launches │ └─src ├─SRIO │ ├─.launches │ └─src ├─Timer │ ├─.launches │ └─src └─UART ├─.launches └─src
2023-02-25 12:35:30 66.63MB DSP keystone EMIF  C64X
1
IIC和SPI总线介绍 IIC和SPI总线介绍 IIC和SPI总线介绍
2023-02-24 22:02:55 936KB IIC和SPI总线
1
为了实现两片TMS320F2812 DSP之间的双向数据通信和同步,给出了运用TMS320F2812 DSP内部集成的串行SPI外设接口模块实现双DSP控制器双向数据通信和任务同步的硬件电路设计和软件协议实现方案,经过实验验证方案能满足两片DSP之间高效率、高可靠的双向数据通信和任务同步,最后提出了在通信过程中出现故障的解决方案。成功解决了两个DSP控制器的双向数据通信和任务同步的问题。
2023-02-23 09:49:14 209KB DSP
1