FPGA入门代码:实现两个 8位二进制相加,其结果的范围应该在00000000到111111110之间,八位二进制数换算成三位十进制数最大为255,也就是说要输入两个000到255之间的数。
2019-12-21 21:30:34 528KB FPGA
1
(1).通过实验初步了解EDA的基本概念; (2) 熟悉利用QuartusⅡ的原理图输入方法设计组合电路; (3)初步了解层次设计法,握层次化设计的方法,并通过一个1位全加器的设计把握利用EDA软件原理图输入方式的电子线路设计的详细流程。
2019-12-21 21:16:20 546KB 实验报告 一位全加器
1
利用与非门或异或门构成全加器 全与非门构成全加器,数字逻辑实验。
2019-12-21 21:07:51 124KB 数字逻辑 与非门 全加器
1
数字电路的一些实验设计, 两位加法器、全加器、8421转2421、触发器....
2019-12-21 21:02:18 471KB Multisim11
1
设计总体分为两部分,一部分为8位二进制数的输入和储存电路,另一部分则为8位二进制的计算和输出的电路。模块大致由加数的输入,加法运算和运算结果的显示组成,其中两个8位二进制的数据从存储器传向运算器时,它们之间的电路由时钟信号进行控制。
2019-12-21 20:47:10 386KB 八位全加器
1
数字电路的一些实验设计, 两位加法器、全加器、8421转2421、触发器....
2019-12-21 20:46:46 471KB 、8421 数字电路 实验设计
1
基于quartus II实现的全加器 内含实现全加器的VHDL代码、逻辑图(BDF)以及激励波形文件(VWF)。
2019-12-21 20:28:17 316KB quartus II VHDL
1
简易的八位8位二进制全加器的设计,里面包含有实验的全部步骤
2019-12-21 19:24:49 135KB Verilog 二进制 全加器
1
一个用Verilog语言编写的四位超前进位全加器,附带激励模块
2019-12-21 18:58:23 4KB verilog
1
这里面有QuartusII的半加器、1位全加器、4位全加器、4位加减法器的工程文件、原理图、仿真图等,这是我大一的时候做的,能正常运行,如有错误,敬请谅解。
2019-12-21 18:56:04 1.33MB QuartusII
1