设计了一种应用于采样保持电路中高速高增益运算放大器。该运放采用全差分增益提高型共源共栅结构。在输入信号通路上加入适当的补偿电容,消除了零极点对对运放建立时间的影响,同时对主运放的次极点进行了优化,改进了相位裕度。采用0.35μm CMOS工艺仿真,结果表明,运放的开环直流增益达到106 dB,单位带宽为831 MHz(负载电容8 pF),相位裕度为60.5°,压摆率为586 V/μs,满足12位50 MS/s流水线ADC中采样保持电路性能要求。
2022-05-16 12:16:32 235KB 工程技术 论文
1
绍了一种全差分的套筒式折叠共源共栅运算放大器的设计结构,并采用HSPICE软件对电路设计进行了仿真。仿真结果表明,此运放的开环直流增益为80dB,相位裕度为80°,单位增益带宽为74MHz,具有较高的增益,而且功耗小于2mW。
1
分析了Gilbert结构有源双平衡混频器的工作机理,以及混频器的转换增益、线性度与跨导、CMOS沟道尺寸等相关电路参数间的关系,并据此使用ADS软件进行设计及优化。
1
射频接收机 自动增益控 技术本论文主要针对射频接收机中的自动增益控制电路进行了分析q研究,并设计了数 字电视调谐器的自动增益控制电路,经仿真验证了自动增益算法的正确性。
2022-05-14 20:08:25 5.5MB  AGC 接收机
1
STM32F407音频自动增益控制,使用外部SRAM,ADC,配合“真有效值算法”AGC自动增益。
2022-05-10 19:11:57 12.35MB stm32
1
摘 要: 设计了一种适用于流水线A/ D 转换器的全差分跨导放大器, 通过采用单端放大器的增益增强方法, 使运算放大器即具有较高的直流增益, 又有较小的面积及较好的版图匹配性。通过对普通开关定容共模负反馈电路的改进, 改善了建立时间减小了放大器输出共模的抖动。电路采用SMIC 0. 18 m CMOS 工艺, 并在Cadence 下对电路及版图进行了仿真, 结果表明: 小信号低频电压增益119. 3 dB ; 单位增益带宽378. 1 MH z; 相位裕度60°。   随着集成电路技术的不断发展, 高性能的运算放大器广泛应用于各种电路系统中, 它成为模拟和混合信号集成电路设计的单元电路, 其
1
以单片机MSP430F449为控制核心,设计了一个5 V单电源供电的低噪声宽带放大器。采用单位增益稳定低噪声运放OPA820作为前级放大,高速运放THS3091作为末级放大,其中利用DC-DC变换器TPS61087将5 V电压转化为18 V从而为末级放大电路供电。此外,系统还采用12位高速A/D转换器ADS803实现了测量并数字显示放大器输出电压峰峰值的功能,测量误差小于5%。本系统最高电压增益达到43 dB,上限及下限截止频率达到15 MHz和20 Hz,在50 Ω负载上,最大不失真输出电压峰峰值为4.2 V。系统的输出噪声小于200 mV。
2022-05-08 11:28:11 775KB 宽带放大器; 低噪声; 高增益; 5
1
以单片机和FPGA为控制和处理核心,基于直接数字频率合成原理,利用DDS集成器件AD9851实现100Hz~19MHz输出的正弦信号发生器。通过自动增益控制(AGC)和功率放大,在50Ω负载情况下,100Hz~19MHz范围内,系统输出正弦波电压峰-峰值(6±1)V。系统硬件设计采用EDA工具,软件采用模块化的编程思想。
1
提出并分析了用于WLAN(2.4 / 5.8 GHz)应用的双频段双向高增益偶极阵列天线。 阵列天线由四个元素组成。 每个元件都是双面印刷偶极子,并由平衡的双传输线供电。 测量结果与仿真结果非常吻合。 根据测量结果,VSWR小于2的带宽在两个频带中分别约为400和1100 MHz。 还可以获得良好形状的图案。 2.4和5.8 GHz频带的测量增益分别在4.8-6和6-8.8 dBi之间。
2022-05-07 15:56:30 436KB 研究论文
1
人工智能-机器学习-高增益全向圆极化海上移动天线的研究.pdf
2022-05-06 09:09:48 3.19MB 人工智能 机器学习 文档资料