第十讲 基于FPGA的嵌入式处理器设计.pdf
2021-10-08 23:14:15 204KB 处理器 微型机器 数据处理 参考文献
基于FPGA的高速实时FFT处理器设计.pdf
2021-10-08 23:14:02 215KB 处理器 微型机器 数据处理 参考文献
基于FPGA的FFT处理器的设计与验证.pdf
2021-10-08 23:13:59 274KB 处理器 微型机器 数据处理 参考文献
基于FPGA的视频图像处理之sobel算子边缘检测算法的实现
2021-10-08 20:43:30 1.3MB sobel FPGA 边缘检测
1
设计的数字示波器系统主要使用了Xilinx系统的开发环境,并在此环境内部建立了AD采样控制模块、键盘控制模块、VGA显示模块等多个模块,从很大程度上减少了硬件电路的搭建,也因此提高了系统的稳定性和可靠性
2021-10-08 15:29:19 197KB FPGA
1
基于FPGA的嵌入式系统设计Altera SoC FPGA第2版1-9章全
2021-10-08 09:15:34 90.66MB FPGA Altera
1
摘要: 随着无线充电器技术的蓬勃发展,以及越来越多的智能手机用户被各种充电电缆所困扰,方便易用的无线充电器将被普遍接受和采用。尽管目前有三种不同的无线充电器标准,但WPC Qi标准更常用于智能手机应用。   本文将介绍基于FPGA的无线充电器接收器系统的解决方案。无线充电器接收器严格遵循的WPC Qi标准。接收器系统包含一个模拟模块和一个FPGA模块。模拟模块由分立式组件组成,包括全桥整流器模块、V/I检测和AD控制模块以及DC-DC模块。FPGA模块充当数字内核,其内嵌通信模块、控制模块、计算模块和收发器模块。它使用Verilog语言和状态机对FPGA编程。,通过测试和验证,无线充电器接收
1
自己用quartus ii写的关于dtmf信号的产生,已经仿真过的,很不错的。
2021-10-07 10:09:56 948KB FPGA,DTMF
1
1、 引言  数字通信时,一般以一定数目的码元组成一个个“字”或“句”,即组成一个个“帧”进行传输,因此帧同步信号的频率很容易由位同步信号经分频得出,但每个帧的开头和末尾时刻却无法由分频器的输出决定。为此,帧同步的任务就是要给出这个“开头”和“末尾”的时刻。通常提取帧同步信号有两种方法:一类是在信息流中插入一些特殊的码组作为每帧的头尾标记。另一类则不需要加入码组,而是利用数据码组本身之间彼此不同的特性实现同步。这里采取种方法——连贯式插人法实现帧同步。所谓连贯式插入法就是在每帧开头插入帧同步码。所用的帧同步码为巴克码,巴克码是一种具有特殊规律的非周期序列,其局部自相关函数具有尖锐的单峰特性,这
1
基于FPGA的软件无线电接收平台设计,从中国知网的博硕论文库里面转载过来的,原来是需要付费的,占学校的便宜下载的
2021-10-06 19:04:05 495KB SDR 软件无线电
1