基于双闭环控制与最近电平逼近调制的MMC模块化多电平换流器仿真研究:含技术文档、Matlab-Simulink实现、直流侧11kV交流侧6.6kV电压电流稳态对称仿真分析,基于双闭环控制与最近电平逼近调制的MMC模块化多电平换流器仿真研究:含技术文档、Matlab-Simulink实现、直流侧11kV交流侧6.6kV电压电流稳态对称仿真分析,双闭环+最近电平逼近调制MMC模块化多电平流器仿真(逆变侧)含技术文档 MMC Matlab-Simulink 直流侧11kV 交流侧6.6kV N=22 采用最近电平逼近调制NLM 环流抑制(PIR比例积分准谐振控制),测量桥臂电感THD获得抑制效果。 功率外环 电流内环双闭环控制 电流内环采用PI+前馈解耦, 电容电压均压排序采用基于排序的均压方法, 并网后可以得到对称的三相电压和三相电流波形,电容电压波形较好,功率提升,电压电流稳态后仍为对称的三相电压电流。 ,核心关键词:双闭环控制; 最近电平逼近调制; MMC模块化多电平换流器; 仿真; 逆变侧; 技术文档; Matlab-Simulink; 直流侧; 交流侧; NLM; 环流抑制; P
2025-12-29 00:45:31 1.64MB edge
1
EDGE无线路由器能使您的局域网共享EDGE无线连接。具有地址转换(NAT)以及其它的网络服务功能。EDGE无线路由器可用于中小企业,家庭Internet共享上网,工业图像,视频,等大数据量传输。把它连接到以太网上,这个以太网的用户就可以共享上网。具有地址转换(NAT)以及其它的网络服务功能。
2025-12-25 15:04:50 155KB 网络
1
CST可调谐太赫兹超材料吸收器仿真教学,石墨烯,二氧化钒,锑化铟等材料设置 包括建模过程,后处理,吸收光谱图教学等 包括宽带吸收器、窄带,以及宽窄带吸收器设计 ,CST仿真; 可调谐太赫兹超材料吸 随着科技的进步,太赫兹波段的研究逐渐成为物理学与材料科学的热点。太赫兹波段位于微波与红外之间,具有极高的应用潜力,尤其在无线通信、生物医学成像、安全检测等领域有着广泛的应用前景。然而,太赫兹波段的材料技术一直是该领域发展的瓶颈之一。超材料,作为一种具有特殊电磁特性的合成材料,为突破这一瓶颈提供了新的可能性。 CST软件是一款专业的电磁仿真工具,它可以用来模拟和分析电磁场分布、电磁波传播等物理现象,尤其适合用于太赫兹波段的研究。在本教学内容中,将介绍如何使用CST软件进行可调谐太赫兹超材料吸收器的仿真设计,涉及材料如石墨烯、二氧化钒、锑化铟等。 教学内容首先会从建模过程开始,详细讲解如何在CST中搭建太赫兹超材料吸收器的模型。这包括了选择合适的材料参数、设置正确的几何形状和尺寸、以及如何合理配置仿真的边界条件和初始参数。此外,还会介绍后处理的重要性,即如何从仿真结果中提取有价值的信息,例如电场分布、磁场分布、表面电流等,并最终绘制出吸收光谱图。 在此基础上,教学内容将展示不同类型的太赫兹超材料吸收器设计,包括宽带吸收器和窄带吸收器的设计原理和步骤。宽带吸收器能在较宽的频率范围内工作,而窄带吸收器则在特定的频率上有极高的吸收效率。教学还会结合实际案例,展示如何在CST中实现宽窄带吸收器的设计。 通过本教学内容的学习,学生将能够掌握太赫兹超材料吸收器的仿真设计方法,理解太赫兹波段的电磁特性,并能够运用CST软件解决实际问题。这对于培养太赫兹技术领域的专业人才具有重要的意义。 教学内容的实践性很强,不仅包含了理论知识的讲解,还提供了丰富的实例和操作步骤,帮助学生更好地理解和掌握太赫兹超材料吸收器的设计与仿真。此外,通过模拟实验,学生可以获得第一手的实验数据和仿真结果,加深对太赫兹技术和材料科学的深入理解。 本教学内容是一份结合理论与实践,内容全面、操作性强的教学材料,旨在培养学生在太赫兹波段材料与技术领域的研究与应用能力,推动太赫兹技术的发展和创新。
2025-12-23 16:37:07 1.64MB edge
1
FPGA驱动舵机:Verilog代码详解与实现,FPGA Verilog 舵机驱动代码,FPGA驱动舵机 ,核心关键词:FPGA; Verilog; 舵机驱动代码; FPGA驱动舵机;,FPGA Verilog驱动舵机:代码实现与优化指南 在现代电子系统设计中,FPGA(现场可编程门阵列)由于其可重构性、高并行处理能力和快速原型设计等优势,成为了工程师们不可或缺的工具。尤其是在需要高性能和快速响应的场景下,FPGA与Verilog编程语言的结合更是展现了巨大的潜力。本文将深入探讨FPGA在舵机驱动领域的应用,通过对Verilog代码的详细解读,解析如何利用FPGA实现对舵机的有效控制。 舵机(Servo)是一种常用的执行元件,广泛应用于机器人、无人机、汽车等控制系统中。传统的舵机控制通常依赖于微控制器,但在一些对控制精度和响应速度要求更高的场合,使用FPGA来进行舵机控制具有明显的优势。FPGA的并行处理能力和可编程逻辑块,可以实现复杂的控制算法,同时保持低延迟的特性,这对于需要快速响应的舵机控制来说至关重要。 Verilog作为硬件描述语言之一,是实现FPGA编程的主要工具。通过Verilog代码,设计师可以描述硬件的行为,从而在FPGA上实现特定的功能。舵机驱动控制的实现,可以通过编写Verilog代码来定义一系列的逻辑门电路和寄存器,以生成PWM(脉冲宽度调制)信号,进而控制舵机的角度位置。PWM信号是舵机控制的核心,它通过调整脉冲宽度来控制舵机转到不同的角度。 在编程实现舵机驱动代码的技术分析中,首先要理解舵机的基本工作原理。舵机通过接收PWM信号,根据信号的脉冲宽度决定其转动角度。一般而言,舵机在20ms周期内接收到的脉冲宽度在1ms到2ms之间变化,对应的角度变化范围通常是0度到180度。因此,编写FPGA的Verilog代码时,关键在于如何生成符合这种规律的PWM波形。 FPGA驱动舵机的Verilog代码实现通常包括以下几个步骤:首先定义一个时钟分频模块,将FPGA板上的主时钟分频至20ms周期的时钟信号;设计一个计数器来产生PWM信号,通过改变计数值来调整脉冲宽度;将生成的PWM信号输出到舵机的控制端口。 优化方面,考虑到FPGA资源的高效利用和代码的可维护性,可以采用模块化的设计方法。将时钟分频、计数器、PWM生成等作为独立的模块设计,每个模块完成一个特定的功能。此外,为了适应不同类型的舵机,可以设计一个参数化的PWM生成模块,通过外部参数配置来适应不同脉冲宽度范围的需求。 在技术博客文章中,我们可以看到更多关于FPGA驱动舵机的应用案例和详细分析。这些文章通常会分享实际的编程经验,例如如何在Verilog中实现特定的控制算法,以及如何调试和优化最终的舵机控制效果。这些内容对于那些希望深入了解FPGA和Verilog在舵机控制领域应用的工程师们来说是宝贵的参考资料。 结合压缩包子文件的文件名称列表,我们可以看到包含了大量的技术分析、博客文章和相关文档。这些文件中包含了对FPGA驱动舵机技术的介绍、Verilog代码的解析,以及编程语言在实现舵机控制中的应用案例。其中还涉及到数据挖掘和机器学习中的一些高级主题,这表明FPGA驱动舵机的应用并不局限于传统领域,而是扩展到了更广泛的科技前沿。 FPGA在舵机驱动控制方面的应用,通过Verilog编程语言实现,不仅可以实现高性能的控制效果,还可以通过灵活的硬件编程满足多样化的控制需求。通过系统的技术分析、编程实践和案例分享,我们可以更好地理解FPGA和Verilog在舵机控制领域的巨大潜力和应用价值。此外,随着技术的不断进步,结合机器学习和数据挖掘技术,FPGA在舵机控制中的应用前景将会更加广阔。
2025-12-15 14:55:44 208KB edge
1
本文详细介绍了EDGE IMPULSE平台的使用方法,包括如何创建工程、上传数据、设置标签、训练模型以及部署到OpenMV等步骤。首先,用户需要创建账号并新建工程,然后上传图片数据并设置标签。接着,通过创建impulse、选择图像处理和迁移学习方式,进行模型训练。训练完成后,用户可以在平台上测试结果并导出模型。最后,文章还提供了将模型部署到OpenMV的具体步骤,包括如何将.tflite模型文件和.txt标签文件放入OpenMV板并运行.py文件。 EDGE IMPULSE是一个用于开发机器学习模型的平台,尤其适合边缘计算场景。在使用EDGE IMPULSE之前,用户需要先注册账号并创建一个新项目。创建项目之后,接下来的步骤包括上传数据集和对数据进行标签化。数据集通常由图片、音频等格式组成,用户需要根据实际应用场景,为这些数据集附加适当的标签,以便于后续模型的训练和识别。 在数据准备就绪后,用户需要创建一个impulse,这个过程包括选择适合的数据预处理方式和神经网络架构。对于图像处理,通常可以选择不同的图像处理技术,包括图像的裁剪、缩放等。同时,在迁移学习方面,用户可以选择预训练的模型作为起点,以加快模型的训练速度并提高最终模型的性能。 模型训练是EDGE IMPULSE平台的核心功能之一。在这个过程中,用户需要配置训练参数,包括学习率、批次数、周期等。完成配置后,模型会开始学习,通过训练集来优化参数。训练过程中,平台通常会提供实时的性能指标,如准确率和损失值,以便用户监控训练进度和效果。 模型训练完成后,用户可以在平台上进行测试,验证模型在未见过的数据上的表现。这一步是评估模型泛化能力的重要环节,确保模型不仅仅是在训练集上表现良好。如果测试结果符合预期,用户可以选择导出模型,得到训练完成的模型文件。 在实际应用中,将训练好的模型部署到设备上是最终目的。EDGE IMPULSE平台支持将模型部署到多种硬件平台,其中提到的OpenMV是一个开源的机器视觉模块。用户需要将训练好的.tflite模型文件和.txt标签文件放入OpenMV板,并通过编写相应的.py脚本来加载模型、进行预测。 在整个使用流程中,EDGE IMPULSE平台提供了直观的图形界面和丰富的文档支持,使用户即使不具备深厚的机器学习知识背景,也能顺利地开发和部署机器学习模型。对于需要在资源受限的设备上运行机器学习模型的开发者来说,EDGE IMPULSE平台提供了一个高效便捷的解决方案。
2025-12-14 23:23:41 6KB 软件开发 源码
1
《固态技术术语词典》第八版由JEDEC固态技术协会发布,它是针对固态技术领域的一份标准化文献。这份文件详细描述了固态技术领域内的标准术语和定义,旨在帮助制造商和采购者之间减少误解,促进产品的互换性和改进,并协助采购者在最小延迟内选择和获得适合的产品,无论这些标准在国内还是国际上使用。JEDEC标准和出版物的制定过程包括了准备、审查和通过JEDEC董事会的批准,随后又经过了JEDEC法律顾问的审查和批准。 JEDEC标准和出版物的采纳与它们是否涉及专利或特定的材料、工艺无关。JEDEC不对任何专利持有人承担任何责任,也不对采纳JEDEC标准或出版物的任何一方承担任何义务。在JEDEC组织内,有程序可以将JEDEC标准或出版物进一步处理,并最终使之成为ANSI标准。 根据这份文档,任何声称符合此标准的行为,必须满足标准中明确的所有要求。文档中还指出,如果有关于这份JEDEC标准或出版物内容的询问、评论或建议,应通过JEDEC所提供的地址或在www.jedec.org的标准和文件部分提供的替代联系方式进行。 这份文档在技术上,通过OCR扫描技术来识别和记录信息,但因为技术限制,个别文字可能存在识别错误或遗漏,因此在阅读和理解文档内容时,需要自行进行适当调整以确保通顺性。
2025-12-14 07:46:57 2.95MB
1
用了很多年,可以方便查看上百种节日,可惜早期源码只能在IE8才可以正常浏览,为了方便查看各种假期时间和计划假期,将修改后兼容傲游,EDGE,IE11,chrome,360浏览器,极速浏览器的HTM源码分享给大家使用,在任一浏览器打开就可以直接使用。 包括日历、世界时间、农历、阳历、阴历、节日、时区、节气、干支、生肖等。 这个是修改后的兼容版,不是那些早年前的历史版,方便没有修改能力的人使用。 直接将HTM文件拖入任何浏览器或右键选择一个浏览器就可直接使用!
2025-12-11 18:59:57 19KB chrome 源码软件 edge
1
微软edge浏览器离线安装包-MicrosoftEdgeEnterpriseX64-v128.msi
2025-12-02 22:53:02 171.42MB microsoft edge
1
三相四桥臂逆变器MATLAB Simulink仿真模型:应对不平衡负载的电压控制策略与谐波管理研究,基于MATLAB Simulink仿真的三相四桥臂逆变器模型:应对不平衡负载的电压调控与谐波处理策略,三相四桥臂逆变器MATLAB Simulink仿真模型:(应对不平衡负载) 三相四桥臂逆变器在传统的三相桥式逆变器的基础上增加了一个桥臂,通过增加一个桥臂来直接控制中性点电压,并且产生中性点电流流入负载。 模型不报错,参数可调。 1 增加了一个自由度,使三相四桥臂对逆变电源可以产生三个独立的电压,从而使其有在不平衡负载下维持三相电压的对称输出的能力 2 基于载波的PWM调制(HIPWM)),可以实现谐波注入与传统3D-SVPWM控制的等效,实现三相四桥臂相间耦合的问题 3 外环采用PR控制器,内环采用PI控制。 并针对非线性负载产生的5、7次谐波电流,采用比例多谐振控制, 即并联入5、7次谐振控制器 4 附带参考文献和仿真报告 ,三相四桥臂逆变器; MATLAB Simulink仿真模型; 不平衡负载; 电压对称输出; 载波的PWM调制; HIPWM; PR控制器; PI控制;
2025-12-01 15:41:15 2.32MB edge
1
ADS5400 12bit 1Gsps高速AD采集 Xilinx FPGA 的源码 LVDS接口(Vivado工程的verilog源码) 图2图片介绍: FPGA + DSP + 高速AD DA,XILINX FPGA XC5VSX50T TI DSP TMS320C6455 AD(AD6645) DA(AD9777) ,电子资料 在当今科技飞速发展的背景下,数据采集技术作为电子工程领域的重要组成部分,其重要性日益凸显。在这一领域中,高速采集器作为一种关键设备,能够实现高精度和高采样率的数据采集,对于数字信号处理具有重要的意义。其中,ADS5400作为一个12位精度、1Gsps采样率的高速模数转换器(ADC),其应用广泛,尤其在雷达、通信、医疗成像等多个领域中显得尤为关键。 ADS5400与FPGA(现场可编程门阵列)以及DSP(数字信号处理器)的结合使用,能够充分发挥各自的优势,提高数据处理效率。FPGA以其高速并行处理能力在信号的实时处理方面表现卓越,而DSP则在算法处理和数字信号分析方面有着不可替代的作用。ADS5400通过LVDS(低压差分信号)接口与Xilinx FPGA进行连接,确保了数据传输的高速稳定,这对于维持系统整体性能至关重要。 在本项目中,ADS5400与Xilinx FPGA的结合利用了XC5VSX50T这款FPGA芯片,其具备了丰富的逻辑单元和高速处理能力,与高速AD DA芯片相结合,能够实现复杂的数据采集和处理任务。此外,高速的数字信号处理器TI DSP TMS320C6455的引入,则进一步提升了系统的性能,特别是在运算密集型的任务上,如高速数字信号滤波、FFT变换等。而AD6645作为高速模数转换器,以及AD9777作为数模转换器,共同保证了信号在采集、处理、输出的各个环节都能够达到高精度和高速度。 整个系统的设计和实现涉及到了多个技术领域,包括模拟信号的采样、数字信号处理、接口通信协议等。为了使整个系统能够高效稳定地运行,系统的设计者需要充分考虑硬件的选择、电路设计、信号完整性、数据同步以及处理算法的优化等多个方面。特别是在硬件接口设计上,需要确保信号的稳定传输和高速率通信,这通常要求硬件设计具备精密的布局布线以及高效的电源管理。 在软件层面,Vivado工程的verilog源码为整个系统提供了基础的硬件描述语言实现。Verilog语言作为一种硬件描述语言,它能够精确描述数字系统的结构和行为,是实现复杂电子系统设计的基石。通过编写符合系统要求的Verilog代码,设计者可以创建出能够满足高速数据采集需求的数字逻辑电路。 在实际应用中,该高速采集器系统的设计方案能够对多种信号进行实时采集,例如在雷达系统中进行回波信号的实时采集,在通信系统中进行高速数据流的采集等。通过高速的模数转换和数字信号处理,系统能够准确及时地分析和处理信号,为上层应用提供准确的数据支持。这对于提高系统的反应速度、精度和可靠性都具有重要的作用。 随着数字信号处理技术的不断进步,高速采集技术也在不断发展。本项目的实践探索和源码分析,不仅为我们提供了高速采集器的设计参考,而且为后续类似项目的开发提供了宝贵的经验和技术积累。通过不断的技术迭代和创新,高速采集技术将为未来的技术变革和社会发展做出更大的贡献。
2025-11-27 08:35:11 186KB edge
1