实验一 运算器组成实验 1.算术逻辑运算实验 2.带进位算术运算实验 3.移位运算实验 实验二 存储器实验 1.FPGA中ROM配置与读出实验 2.LPM_RAM_DP双端口RAM实验 3.LPM_FIFO存储器实验 4.FPGA与外部RAM接口实验 5.FPGA与外部EEPROM接口实验 实验三 微控制器实验 1.时序电路实验 2.程序计数器PC和地址寄存器AR 3.微控制器组成实验 实验四 总线控制实验 实验五 基本模型机设计与实现 实验六 带移位运算的模型机的设计与实现 实验七 复杂模型机的设计与实现 实验八 8051通用单片机IP核应用实验 实验九 用嵌入式逻辑分析仪实时测试FPGA中CPU或单片机 VHDL硬件描述语言/MaxplusII教学参考推荐
2024-06-29 11:28:03 353KB
1
VEEK-SOC-II实验开发系统提供了以 Intel System-on-Chip (SoC) FPGA 建立的强大的硬件设计平台,结合了最新的嵌入式双核 Cortex-A9 和业界领先的可编程逻辑,无缝接合诸如高速 DDR 内存、ADC 功能、以太网络等功能硬件,以满足终极设计的灵活性,使用者可以彻底的利用这个兼具高性能和低功率处理系统的可重构性的强大平台。
2023-12-04 22:51:24 16.55MB FPGA verilo
1
实验要求:1、用VerilogHDL语言设计一个变速流水灯,输入按键1,LED以1Hz速度循环奇数流水;输入按键2时以2Hz逆度循环偶数流水。  2、用QuartusII 软件进行编译,仿真,下载到实验平台进行验证。 文档中给出了代码以及仿真结果等。
2023-07-04 22:44:53 245KB FPGA 实验
1
FPGA实验报告2019需要的可以自取
1
山东大学FPGA实验参考与报告 实验三时序逻辑电路计数器设计
1
七段显示译码器 8位硬件加法器 七人表决器 巴克码 多功能数字时钟 状态机 verilogHDL语言,全部编译通过,并在实验箱验证过
2022-11-23 11:48:54 15.1MB FPGA Verilog
1
FPGA例程,很简单的,初学者的好资料,会有帮助的
2022-11-17 13:54:35 326KB FPGA
1
。。。
2022-11-01 15:05:05 2.18MB 互联网
。。。
2022-11-01 15:05:02 2.13MB 互联网
中国传媒大学 FPGA实验课 第一节
2022-09-08 18:05:05 3.4MB FPGA
1