1 引言   数据采集技术是一项基本的实用性技术,已被广泛地应用于测量、检测、控制、诊断等各个领域。随着电子技术, 计算机技术和通信技术的迅猛发展, 国内外用数字信号处理的办法检测, 采集, 分析, 处理各种数据已经成为一种趋势,而运用数字信号处理的方法对现场采集的音频信号进行实时分析,为现场状况的预测提供的数据分析依据,现己经在故障检测、灾害预防、军事等方面得到了广泛的应用。在铝电解工业中,确认电解槽的破损形式和部位时可利用其发出的信号进行检测。在铝电解的生产过程中会产生一些特征频率,如熔体循环流动、界面波动、阳极气体排出等等,也可以利用这些信号所传达的信息实时检测进行故障预防。本设计的功
2023-01-27 08:29:28 688KB 基于DSP 的高速信号采集系统设计
1
高速电路的信号完整SI、电源完整性PI及电磁兼容EMC方面的培训内容,包括基础理论和设计与案例分析。资料详尽,是学习入门的好帮手
2022-05-25 16:18:41 9.07MB PCB 高速 信号完整性 SI
1
基于Zynq+7000+FPGA的高速信号采集处理平台
2022-05-13 11:23:32 1.3MB 基于 zynq7000 fpga 高速
1
M/D-CAPVPX是天津雷航光电科技有限公司推出的一款复合加速计算平台,由Xilinx的28nm制程的FPGA — XC7K325T-3FFG900I和Nvidia的Jetson Xavie的GPU互联构成。 规格 l 集成1片 Nvidia的Jetson Xavier嵌入式GPU处理器; 是目前主流的GPU,主要用于实时处理高速的图像和雷达数据; 而Xavier则是目前功能最强大的嵌入式GPU处理单元,一般的服务器也无法匹敌其处理性能;Xavier可以使得实时处理能力获得成倍的提升;另外Xavier具备PCIE-4.0接口,与Virtex-7的PCIE-3.0连接可以获得极高的带宽; l 集成1 片 Xilinx XC7VX690T 芯片(或Ultrascale系列)作为主处理器;外挂 2 组动态存储器QDRII+ SRAM,存储容量72Mb,位宽72bits,存储速度1000Mb/s; 也可以独立挂接DDR3-2166,以最廉价的方案获得最高的数据缓存速率; l FPGA通过板载QSFP/SFP+/FMC等接口可以自由灵活的配置包括用于雷达和软件无线电领域的AD/DA,图像领域的CameraLink/CXP/光纤相机等不同的前端;做到了前端的Fully-Scalable/Fully-Extensible lXavier 和 XC7VX690T 之间通过 PCIE Gen2 x4/PCIE gen3 x8 互联,实现全双工高速数据共享; l FPGA XC7VX690T 上有三组PCIE,其中1组用于和Xavier通信,另 外两组则扩展为2个独立的M.2 M Key NVME PCIE SSD(每个SSD容量为 64GB~2TGB) l FPGA上通过通用的GTH扩展出16~32个SATA接口用于连接RAID0,实现10~22GB/s的超高速存储速度(完全自主知识产权的RAID0/SATA的IP),可以完成高速的CameraLink/CXP/雷达SDR AD数据的实时非易失性存储;其中CXP相机几乎可以适应所有的标准厂家的协议 对外接口 l 2 x QSFp l 2 x SFP+ l 双FMC子卡槽/面板则根据FMC前端连接器类型可选 l RAID0高速连接器(根据RAID0产品接口可定制,一般是镀金线) l M.2本地连接器(在机箱内部,或者也可以通过高速线对板连接器引出) l 以太网/USB/RS422/HDMI/VGA液晶屏 等辅助接口(可选)
1
在时域中,波形有时会非常复杂,本文的目的是总结出一个经验规则,找到简单的方法计算高速信号的带宽。当然,经验法则的价值在于帮助校正我们的直觉,并迅速得到一个粗略的答案,它不可直接用于设计。
2021-12-09 18:29:09 107KB 高速信号 带宽 奈奎斯特 文章
1
作为应用工程师,我们经常遇到各种有关差分输入型高速模数转换器(ADC)的驱动问题。事实上,选择正确的ADC驱动器 和配置极具挑战性。为了使鲁棒性ADC电路设计多少容易些,我们汇编了一套通用“路障”及解决方案。本文假设实际驱动ADC的电路——也被称为ADC驱动 器或差分放大器——能够处理高速信号
2021-10-28 00:50:00 160KB 差分放大器 高速信号 ADC 文章
1
高速信号从类别上可以分为串行与并行信号。并行信号通过同组多个信号线同时传输数据,比如一组信号有八个数据线,那么八个数据线在统一的时钟周期上同时传输数据。而串行信号通常以差分的形式出现,信号一个一个的发送。理想情况下并行信号由于有更多的信号线来进行数据传输,应该在速度上更有优势。但实际中并行信号却会带来非常多的麻烦,比如延时、串扰、功耗、同步开关噪声等。
2021-10-18 10:31:46 300KB 信号完整性高速信号
1
高速信号完整性工程师培训课程 ---DDR原理及物理层一致性测试
2021-10-14 17:42:22 4.56MB SI_-_DDR
1
行业分类-电信-装置内高速信号的传送系统.rar
PCIE接口标准,PCI Express Card Electromechanical Specification Revision 3.0
2021-09-08 15:02:34 2.06MB pci-e Revision3.0 高速信号接口 PCIE标准
1